All Node List by Editor

winniewei的头像
winniewei

在“LDO基础知识:电源抑制比”一文中,Aaron Paxton讨论了使用低压降稳压器 (LDO) 来过滤开关模式电源产生的纹波电压。然而,这并不是实现清洁直流电源的唯一考虑因素。由于LDO是电子器件,因此它们会自行产生一定量的噪声。选择低噪声LDO并采取措施来降低内部噪声对于生成不会影响系统性能的清洁电源轨而言不可或缺。

识别噪声

理想的 LDO 会生成没有交流元件的电压轨。遗憾的是,LDO 会像其他电子器件一样自行产生噪声。图 1 显示了这种噪声在时域中的表现方式。

1.png

图 1:电源噪声的屏幕截图

时域分析并非易事。因此,检查噪声的主要方法有两种:跨频率检查和以积分值形式检查。

您可以使用频谱分析仪来识别LDO输出端的各种交流元件。应用报告“如何测量LDO 噪声”详细介绍了噪声测量方法。

图2描绘了1A低噪声LDO TPS7A94的输出噪声。

2.png

图 2:TPS7A94 的噪声频谱密度与频率和VOUT的关系

从各条曲线可以看出,以微伏/平方根赫兹 (μV/√Hz) 表示的输出噪声集中在频谱的低端。这种噪声主要来自内部基准电压,但误差放大器、场效应晶体管 (FET) 和电阻分压器也会产生一定噪声。

在确定相关频率范围的噪声曲线时,跨频率查看输出噪声会有所助益。例如,音频应用设计人员会关心电源噪声可能会降低音质的可听频率(20Hz至20kHz)。

数据表通常为同类比较提供单一综合噪声值。输出噪声通常在10Hz至100kHz范围内积分,并以微伏均方根 (μVRMS) 表示。一些半导体制造商集成了从100Hz到100kHz或自定义频率范围的噪声。在特定频率范围内进行积分有助于掩盖令人不快的噪声特性,因此除了积分值之外,检查噪声曲线也很重要。图2显示了与各种曲线相对应的积分噪声值。德州仪器提供的LDO产品系列,其集成噪声值测量值可低至0.47μVRMS

降低噪声

除了选择具有低噪声品质的LDO之外,您还可以采用几种技术来确保您的LDO具有超低噪声特性。这些技术涉及使用降噪和前馈电容器,在“LDO基础知识:噪声 - 前馈电容器如何提高系统性能”一文中进行了讨论。

降噪电容器

TI 产品组合中的许多低噪声LDO都具有指定为“NR/SS”的特殊引脚。图3显示了用于实现降噪功能的常见拓扑。

3.png

图3:带有NR/SS引脚的LDO的常见拓扑

该引脚的功能是双重的。它用于过滤来自内部基准电压的噪声,并在启动期间降低压摆率或启用LDO。

在此引脚 (CNR/SS) 上添加一个电容器可形成一个具有内部电阻的电阻电容 (RC) 滤波器,有助于分流由基准电压产生的不良噪声。由于基准电压是噪声的主要来源,因此增大电容有助于将低通滤波器的截止频率推至较低频率。图4显示了该电容器对输出噪声的影响。

4.png

图 4:TPS7A91的噪声频谱密度与频率和CNR/SS的关系

如图 4 所示,较大的CNR/SS值会产生更好的噪声系数。在某个时刻,增大电容将不再降低噪声。剩余的噪声来自误差放大器、FET等。

添加电容器还会在启动期间引入RC延迟,从而导致输出电压以较慢的速度斜升。当输出或负载上存在大容量电容并且您需要减轻浪涌电流时,这是有利的。

公式1将浪涌电流表示为:

5.png

(1)

为了减少浪涌电流,您必须降低输出电容或降低压摆率。幸好,CNR/SS有助于实现后者,如图 5 所示的TPS7A85相关内容。

6.png

图 5:TPS7A85 的启动过程与 CNR/SS 的关系

如您所见,增加CNR/SS值会导致启动时间延长,从而防止浪涌电流尖峰并可能触发限流事件。请注意,某些具有NR引脚的LDO不会实现软启动功能。它们能够实现快速启动电路,即便使用大型降噪电容器也有助于实现超短启动时间。

结语

低噪声LDO对于确保清洁直流电源至关重要。选择具有低噪声特性的LDO并实施相关技术以确保尽可能干净的输出非常重要。使用CNR/SS有两大优势:它使您能够控制压摆率和过滤基准噪声。有关使用LDO进行设计的更多提示,请查看LDO基础知识系列中的其他文章。

关于德州仪器 (TI)

德州仪器(TI)(纳斯达克股票代码:TXN)是一家全球性的半导体公司,致力于设计、制造、测试和销售模拟和嵌入式处理芯片,用于工业、汽车、个人电子产品、通信设备和企业系统等市场。我们致力于通过半导体技术让电子产品更经济实用,创造一个更美好的世界。如今,每一代创新都建立在上一代创新的基础之上,使我们的技术变得更小巧、更快速、更可靠、更实惠,从而实现半导体在电子产品领域的广泛应用,这就是工程的进步。这正是我们数十年来乃至现在一直在做的事。 欲了解更多信息,请访问公司网站http://www.ti.com.cn/

围观 147
评论 0
路径: /content/2022/100559570.html
链接: 视图
角色: editor
winniewei的头像
winniewei

全力打造OpenHarmony行业发行版

4月15日, 首届OpenHarmony生态使能签约仪式在深圳举办。在OpenHarmony工作委员会的指导下,软通动力旗下全资子公司鸿湖万联(江苏)科技发展有限公司(简称“鸿湖万联”)与华为签署OpenHarmony生态使能合作协议。鸿湖万联将基于OpenHarmony,凭借自身技术实力与行业经验,面向交通、媒体、广告、金融、教育等行业定制化开发OpenHarmony商业发行版。华为将为鸿湖万联提供OpenHarmony使能服务,加速实现其在相关行业的数字化升级。

开放原子开源基金会副秘书长冯冠霖华为终端业务软件部总裁龚体,软通动力董事、副总经理黄颖,鸿湖万联总经理秦张波共同出席了签约仪式。

1.jpg

鸿湖万联是OpenHarmony生态坚定不移的共建者、贡献者、布道者和传播者

OpenHarmony开源项目是开放原子开源基金会孵化及运营的开源项目。OpenHarmony由华为公司贡献主要代码、由多家单位共建,具备面向全场景、分布式等特点,是一款全领域、新一代、开源开放的智能终端操作系统。OpenHarmony正在构建面向消费市场、行业市场终端设备生态,为个人消费、医疗、金融、能源、工业、交通等行业提供统一融合的数字化创新基础平台。

鸿湖万联是软通动力旗下一家专注于智能物联网操作系统研发和产业化服务的高科技企业,全面承接软通动力OpenHarmony战略,以创新思维和专业化技术与服务,深耕OpenHarmony技术,聚焦垂直行业领域,提供OpenHarmony产品全栈服务及解决方案,致力于成为OpenHarmony生态的共建者,使能千行百业,为客户创造价值,推动实现世界的万物互联。

作为积极参与OpenHarmony生态建设的企业之一,软通动力拥有行业领先的咨询与解决方案能力,完备的技术实施能力,能够提供从芯片适配、操作系统研发到产品与解决方案的全栈式OpenHarmony化服务,全力打造了多行业的OpenHarmony商业发行版、OpenHarmony产品与应用开发及OpenHarmony技术服务能力,支持信创产业发展,共同推进软件创新。

自OpenHarmony开源项目成立以来,软通动力就将基于OpenHarmony的商业开发作为公司的重要发展战略之一,成为OpenHarmony社区理事成员单位和其项目群重要共建企业之一,积极参与社区的筹建与规划,加入了多个SIG组,全力为社区的共建共享与生态繁荣贡献自己的力量。

通过商显看数字经济,OpenHarmony为数字经济注入增长新动能

随着数字化转型及智能化发展,数字经济将迎来黄金发展期,产业数字化将成为经济高质量发展的重要方向,商显产品的细分和差异化的趋势将愈发明显,产业链日趋庞大,产业价值和规模亦将不断提升,必将成为数字经济的重要战略领域。

2022年,鸿湖万联将以数字技术为基石,通过商显行业发行版辐射至交通、媒体、广告、金融、教育等各个行业,完成从OpenHarmony 3.0 (LTS)到OpenHarmony 4.0 (LTS)的行业发行版本升级。通过商显发行版集聚上下游产业,构筑生态圈,实现OpenHarmony产业链的强链、补链、延链,加速千行百业的数字化转型,快速完成OpenHarmony行业发行版升级改造,共创OpenHarmony生态繁荣。

开源共建,融合创新。以本次合作为契机,鸿湖万联将以OpenHarmony为基石,在华为提供的行业洞察、标准共建、软件架构咨询、培训赋能、技术支持、研发工具套件、产业人才发展等20余项使能服务下,面向交通、媒体、广告、金融、教育等行业和领域推出定制化、个性化的行业解决方案,加速推动基于OpenHarmony的商业化、产业化落地。同时,鸿湖万联还将持续投入OpenHarmony开源项目发展,与开放原子开源基金会携手共建可持续发展的、多方共赢的OpenHarmony生态。

稿源:美通社

围观 51
评论 0
路径: /content/2022/100559565.html
链接: 视图
角色: editor
winniewei的头像
winniewei

老牌板卡与存储设备制造商映泰(Biostar),刚刚发布了支持英特尔 12 代 LGA1700 台式处理器的 Z690A-SILVER 主板。其特点是采用了 ATX 板型,支持数据传输速率达 128 Gb/s 的 PCIe 5.0 插槽 + 四条 DDR4 内存插槽(OC 5000+),以及 PCIe 4.0 M.2 驱动器位和 USB 3.2 Gen 2(Type-A / Type-C)等丰富的扩展性。

1.png

(来自:Biostar 官网

Z690 芯片组能够释放英特尔 12 代 Alder Lake 台式处理器和 PCIe 5.0 外设(比如新一代旗舰游戏显卡)的最佳潜力,让玩家的体验更上一层楼。

虽然没有选择最新的 DDR5 内存标准,但四条成熟的 DDR4 DIMM 插槽还是有望支持 5000+ 的 OC 频率,辅以实用的 PCIe 4.0 M.2 和 USB 3.2 Gen 2 连接性。

2.png

CPU 供电方面,映泰为 Z690A-SILVER 配备了 70A 的 Dr.MOS 和专有数字 PWM 方案,兼顾卓越能效与硬件安全性。

外观方面,该主板沿袭了家族式的银黑配色方案,且可通过 VIVID LED DJ 软件来个性化基于 LED ROCK ZONE-RGB SYNC 技术的灯效(支持 5V / 12V RGB 灯控)。

3.png

使用体验方面,主板 BIOS 提供了对普通用户更加友好的 EZ MODE,使之能够轻松、无风险地调节各项系统设置。

而新推出的 Smart-Update 实用工具,可让用户轻点几下,即可便利地获取、安装和更新驱动。

4.png

背部 I/O 挡板提供了 DisPlayPort + HDMI 2.0(支持 4K)+ DVI 三组视频输出,PS/2 键盘 + 双 USB 2.0 + 六个 USB 3.2(1 个 C 口 + 5 个 A 口)。

另有瑞昱 RTL8125B(2.5 GbE)以太网卡 + ALC1220 板载声卡(3 × 3.5mm 音频插孔),以及两个 Wi-Fi 6 无线网卡(选配)天线端子。

5.jpg

最后,对于游戏玩家和内容创作者来说,映泰 Z690A-SILVER 主板还具有不错的性价比。感兴趣的朋友,可留意近期各渠道的上架信息。

来源:cnBeta.COM

围观 56
评论 0
路径: /content/2022/100559564.html
链接: 视图
角色: editor
winniewei的头像
winniewei

Linux Kernel 5.19 已经添加了对 Raptor Lake-P 的初步支持。和 Alder Lake-P 以及此前型号类似,Raptor Lake-P 系列主要用于轻量高性能笔记本电脑。在 5.19 内核中已经添加了初步支持代码,为 i915 图形驱动添加了 PCI 设备 ID。

1650263415(1).jpg

在 Linux Kernel 5.19 内核中,开发人员引入了 24 行新代码,提供了对 Raptor Lake-P 的初步支持。几个月前,人们看到了一批相同的驱动代码,用于启用 Alder Lake-P。这包括 Raptor Lake-P PCI IDs0xA720, 0xA721, 0xA7A0, 0xA7A1, 0xA7A8 和 0xA7A9。这些 ID 并不反映 Alder Lake-P 的不同定制选项,但允许与未来的变体和工程样品一起使用

英特尔的下一代CPU,代号为Raptor Lake,预计将提供24个核心,32个线程和更高的 P-Core IPC。第 13 代猛禽湖处理器基于 10 纳米 ESF 工艺节点(也被称为"英特尔7"),将支持目前的LGA 1700主板。新的芯片组将提供双通道DDR5-5600内存支持,20条PCIe Gen 5通道,增强的超频能力,以及125W的TDP PL1水平。

来源:cnBeta.COM

围观 37
评论 0
路径: /content/2022/100559560.html
链接: 视图
角色: editor
winniewei的头像
winniewei

德国TUK大学Technical University of Kaiserslautern)在欧洲率先通过私有5G独立网络将eSIM自动下载到智能手机。该测试展示了捷德eSIM管理与诺基亚5G网络技术的互操作性。

TUK 的测试场景包括三星 Galaxy S21智能手机、捷德 AirOn eSIM 管理平台和基于诺基亚技术的独立专用5G网络。该网络位于TUK大学内,使用诺基亚的数字自动化云(Digital Automation Cloud),由诺基亚的欧洲经销商Smart Mobile Labs提供。

由诺基亚提供5G独立组网参数,捷德公司创建将智能手机连接到网络所需的eSIM Profile,然后将这些Profile导入捷德AirOn管理平台进行测试。扫描二维码启动下载后,智能手机即可自动、安全地空中下载此平台的Profile。

1.jpg

在另一个场景中,该大学成功地测试了两个网络之间的动态切换。当智能手机从一个私有诺基亚 5G 独立网络转换到另一个网络,可以无缝连接到第二个网络。 为此,需要使用智能手机上的本地Profile助手 (Local Profile Assistant),使智能手机能够管理多个 eSIM  Profile并在其间自动切换。

该项目的下一阶段将在来自不同制造商的 5G 独立网络之间进行 TUK 测试切换。

TUK 大学的计划由德国数字事务和交通运输部通过“5x5G战略”项目资助(项目编号 VB5GFKAISE),旨在实现创新 5G 应用的测试并推进引入新的移动技术。

TUK 大学测试的 eSIM 场景支持大量实际应用。 例如,通过扫描 QR 码自动下载Profile,可以让来访者在会议中心或体育场馆内轻松连接到所在环境中的私有 5G 网络。 同时,跨多个网络的无缝连接切换可以支持内部物流应用,这样无人搬运车(autonomous vehicles) 在不同区域之间移动时可依次连接到场所内的各个 5G 网络。

2.jpg

“自动下载eSIM Profile对于在非公共 5G 网络上提供平滑服务起着至关重要的作用。它们使这些网络的使用更加灵活,并支持各种用例,我们很高兴能够与我们的合作伙伴一起测试和展示这一概念。”TUK大学教授、无线电通信和导航系主任Hans Schotten博士表示。

“我们的诺基亚数字自动化云产品结合了高性能无线网络以及安全、弹性的本地边缘计算。 作为真正的端到端解决方案,诺基亚数字自动化云还集成了用户设备、易于使用且功能强大的管理门户,并通过4G和5G技术提供即用型应用。”诺基亚企业事业部负责人 Alexander Kirchner 表示。

捷德移动安全首席执行官Carsten Ahrens补充道:“在TUK大学进行的测试令人印象深刻,表明捷德和诺基亚有一个可互操作的系统。这极大地简化了系统集成商和企业的私有 5G 网络的部署。作为eSIM技术的领先供应商,我们将继续以我们的解决方案和专业知识来支持专用移动网络。”

稿源:美通社

围观 33
评论 0
路径: /content/2022/100559559.html
链接: 视图
角色: editor
winniewei的头像
winniewei

据丽水经济技术开发区消息,近日,易事特集团参股的丽水经开区浙江旺荣半导体有限公司正式获得有关部门审核批准建设8英寸功率器件项目。

据悉,该项目总投资23.8亿元,主要建设两条年产24万片的8英寸功率器件生产线。建成满产后,预计可实现年产值16.8亿元,上缴税收1.5亿元。该项目计划本月开工,力争明年上半年投产。

旺荣半导体8英寸功率器件项目采用当今先进的新型电力电子器件生产设备,工艺技术方面具有成熟的高电压、大电流MOSFET产业化技术和Trench沟槽工艺,打破了国外芯片厂商在该领域的垄断,加强关键器件的自主配套能力,填补国内8英寸功率器件芯片产能缺口,进一步推动实现国产半导体装备的大规模量产应用。

相关负责人表示,本项目聚焦国内“空白”、尚未成熟的平台和卡脖子的产品工艺,以定制化工艺生产满足市场需求的产品,可以缓解国内高压功率器件极度依赖进口的局面。近年来,浙江丽水经开区大力发展集成电路产业。

据介绍,截至目前,丽水经开区已经招引了中欣晶圆、晶睿电子、江丰电子、珏芯微电子等22个半导体项目和8家科研机构,形成了一条围绕“材料、装备、设计、制造、封测、应用”等半导体全产业链体系,重点培育以集成电路材料、功率半导体及设备为主攻方向的特色半导体产业链。

如今,旺荣半导体项目落地,必将带动更多上下游企业集聚,促进经开区半导体全链条产业稳定性和竞争力提升。(文:拓墣产业研究 Amber整理

围观 25
评论 0
路径: /content/2022/100559558.html
链接: 视图
角色: editor
winniewei的头像
winniewei

作者:Pure Storage副总裁,盟及大中华区蔡烽隆 Chua Hock Leng

全球正朝着碳中和目标不懈努力,企业如果从最初就致力于打造能最大限度减少对环境影响的产品,对于实现环境、社会和治理 (ESG) 目标和业务影响将大有裨益。

德勤调查报告显示到 2070 年,针对气候变化采取正确措施可为美国经济增值 3 万亿美元,反之若对其放任不管,则会造成 14.5 万亿美元的损失。与此同时,世界经济论坛 (World Economic Forum) 注意到有部分企业领导者强烈认为采取积极措施减少碳排放既是企业的应尽之责,也有利于节约成本、满足客户需求、吸引更多人才,从而增强企业的竞争优势。

数据和数据洞察在各行各业的产品和服务开发中发挥着重要作用。在 Pure Storage,我们深谙数据的爆炸性增长及其对数据基础设施资源消耗的影响。国际能源署 (IEA) 的调查显示,数据中心的用电量约占全球电力使用的 1%。尽管对数据服务的需求正极速上升,能源效率限制了这一增长势头。

数据和数据洞察的增长永无止境,其重要性也不可估量,因此数据中心在任何企业的可持续发展战略中均扮演着无可争议的重要角色。随着数据工作负载不断增加,缓解数据基础设施对环境的影响已成为当务之急。在当下,要构建面向未来的可持续发展模式,数据存储必须在工程设计上显著降低功耗、减少冷却需求,尽可能地遏制浪费,还要有潜力对全球数据中心碳减排产生直接且重大的影响。

自创始以来,Pure一直积极投资打造高效的可持续产品和服务。为了量化它们的效益,我们近期聘请了一家外部环境评估公司对我们的全闪存阵列产品进行了全面的产品生命周期评估 (LCA),发现相较同类竞品,Pure 客户在数据系统上的直接碳排放减少多达 80%。

近期,我们还发布了 Pure的 第一份 ESG 报告,调查期间我们获得了一些相信有助于企业在推动数字化转型的过程中减少碳排放的洞察,以下是企业考量自身环境影响时需考虑采取的四项行动:

1. 执行重要性评估,明确优先事项

重要性评估是一项让利益相关者参与并了解相关 ESG 问题对他们的重要性的正式举措。重要性评估有助于帮助确认关键优先领域,与利益相关者参与情况和业务成功息息相关。世界大型企业联合会调查显示,重要性评估正在得到越来越多的关注,大多数企业都会在其可持续发展战略的实施初期或评审期间开展这一评估。在日常工作中,我们致力于为利益相关者谋取丰厚回报,而自身评估可以确保我们的工作有的放矢,产生最大影响力。

2. 做好工程设计,减少碳足迹

企业数据中心通常仍仅针对可靠性、性能或成本进行优化,而较少针对效率进行优化。传统磁盘技术注重满足容量需求,但能源使用效率较低,且会产生电子垃圾。采用固态硬盘,企业可以设计和运行占用资源较少的数据中心,大幅缩减碳排放。Pure 深信,通过软硬件的高度集成,我们能够在密度、寿命和效率方面做到市场领先,并随着时间的推移,不断驱动并提高效率。我们立足于 Evergreen 架构和理念,持续对客户系统的软硬件组件进行零中断升级,帮助客户避免不必要且昂贵的产品更换,减少相关的能耗和电子垃圾。

3. 开发即服务模式,促进可持续发展

真正意义上的“即服务”解决方案是指购买成果(即服务等级协议)并让第三方交付。企业应从点到面,循序渐进,并对定价和包括可持续性的相关 KPI保持透明。对存储而言,这意味着基础架构能够实现零中断升级,无需将项目“推倒重来”,造成高昂成本和项目中断,还能够根据需要灵活调整,并且仅在必要时部署设备。以我们推出的 Pure as-a-Service 订阅模式为例,它可以有效消除通常因系统利用不足或过度配置而造成的能源消耗和浪费。

4. 优化供应链

端到端供应链优化包括采用可回收包装,消除包装废弃物,选择可持续发展的供应商网络,和采取质量优先的制造流程。这需要持续的改进和优化,以及整合文档等事务。快速响应和多样化的供应链有助于促进快速增长并应对需求的激增。在Pure,我们的最佳实践是与全球供应商广泛合作,打造能够应对实际挑战的供应链,同时确保善待员工,践行环保理念。

ESG 报告及其相关工作可作为一种重要工具,用于衡量业绩,明确未来的改善空间。要实现可持续发展,数据中心是一个大有可为的起点。

关于作者

蔡烽隆先生现担任Pure Storage副总裁,领导Pure Storage在东盟及大中华区的业务发展。藉由优秀的团队及强大的合作伙伴生态系统,蔡烽隆先生负责管理并推动公司在该多元化地区业务的持续增长。同时,蔡烽隆先生还积极投身于人才培养及管理,并带领他的团队助力客户企业完成从传统磁盘基础设施至Pure Storage全闪存数据平台的关键升级,加速实现业务发展。自2014年加入Pure Storage以来,蔡烽隆先生通过增设办事处、吸引人才、拓展合作伙伴等一系列措施大力发展业务,实现Pure Storage在东盟及大中华区快速且持续的增长。蔡烽隆先生在IT领域拥有超过21年的深厚行业经验。在加入Pure Storage之前,他曾在EMC亚太及日本区以及IBM担任领导职位,期间积累了针对高科技制造、电信、媒体和云服务等多个行业的跨国客户管理经验。蔡烽隆先生以优秀毕业生身份荣获新加坡南洋理工大学电气与电子工程专业学士学位。

关于Pure Storage

Pure Storage (NYSE: PSTG) 帮助技术专家节省更多时间。Pure Storage提供现代化数据体验赋能组织在多云环境中以真实的、自动化的、存储即服务模型无缝地运行程序。作为有史以来成长最快的IT企业之一,Pure Storage帮助客户实现数据的应用,并降低管理基础设施的复杂程度和成本。目前,PureB2B客户满意调查净推荐分数 (NPS) 中名列行业前1%,这也说明了Pure持续增长的客户是世界上满意度最高的客户。

围观 29
评论 0
路径: /content/2022/100559557.html
链接: 视图
角色: editor
winniewei的头像
winniewei

作者:Daniel Dam

当企业需要分析数据并为决策流程提供数据支撑,并将数据转换为图形化时,Excel表格会是首选。Excel表格能够很直观地展示数据具有广泛的适配性,在许多智能设备上都能被运行。

在平常的团队协同工作中,一个项目产生十几个版本的表格情况是很常见的。然而,表格的问题之一是在保持数据完整性的基础上无法进行版本控制,这对于协同工作团队而言很是困扰。

现在,你只需几分钟就可以把表格转换成一个安全的应用程序以供团队实时协作,且无需IT部门的协助。

将表格转换为应用程序的现实意义

假设员工创建了一个包含重要数据的表格,其他团队成员可以从现有的IT系统中将其导出,然后手动输入数据或将前任同事所建立的原有数据库录入,最后这张表格才涵盖所需的确切数据。但开始时的一个简单文件,因为团队人员的增删改查,很快就会演变成各种版本。由于Excel表格不是为版本控制而设计的,所以员工需要不断地确认目前的版本是否为最新版本,同时还需要应付复杂的格式、数据传输等问题。

表格无法实时更新会影响团队合作的工作效率,当团队成员还需要在表格中添加各种图片或得在移动设备上使用表格时,这种工作体验会更加糟糕。 对于个人独立得工作项目而言,表格确实是一个得力的助手。但在需要团队协作的情况下,它显然不是一个理想的工具,将表格转换为应用程序是更优选择。

业务人员与开发人员的“矛盾”

在企业的日常运营中如果能以应用程序替代表格,将会带来极大的便利性。然而针对软件的开发需求,IT人员并非在任何时间都能积极响应,业务人员对于开发需求的交付等待长至几周甚至几月的情况已经司空见惯且无可奈何。低代码开发平台的出现大大降低了软件开放的门槛,它允许非专业开发人员在短时间的学习后,能够快速构建和部署各类业务应用程序。比如,只需短短几分钟即可将表格转换成应用程序。

西门子低代码 Studio助力

通过西门子低代码开发平台,只需要一些拖放操作就能将表格转换为应用程序:

  • 打开Studio;

  • 选用相对应的模板

  • 将表格拖拽到平台;

接下来,平台会:

  • 生成一个域模型和数据管理页面;

  • 将你的数据打包并导入到正在运行的应用程序中;

  • 搜索数据中的重复部分;

  • 搜索数据之间的关系;

  • 确保通过Studio发布的应用程序是安全的,以此保护数据

  • 点击“将表格转换成应用程序”选项卡即可开始转换。

在平台内,用户可以使用可视化的微流来自定义逻辑以扩展应用程序,比如添加仪表盘页面、自定义用户体验等。西门子低代码Studio主要面向无编程经验的业务人员,帮助他们根据业务逻辑可快速构建简单的应用。在此基础上,如有进一步的功能需求,专业开发人员可以基于业务人员原有的应用构建基础在西门子低代码Studio Pro上进行高阶开发。需要提到的是,因为业务和IT人员使用的是同一套开发语言,非常有利于后续团队针对这些应用程序进行持续的升级、拓展和版本更迭。

如欲了解更多,可观看在线研讨会视频,西门子低代码技术大咖手把手教你把表格转换成应用程序点击注册即可免费体验西门子低代码Studio的上述功能

围观 84
评论 0
路径: /content/2022/100559556.html
链接: 视图
角色: editor
winniewei的头像
winniewei

16Gb 内存版本实现行业领先的 24Gb / 秒速率,是游戏玩家和内容创作者的理想之选

内存和存储解决方案领先供应商 Micron Technology, Inc.(美光科技股份有限公司,纳斯达克代码MU)今日宣布量产全新的 16Gb 容量 GDDR6X 内存,并已搭载于NVIDIA® (英伟达) GeForce® RTX 3090 Ti 显卡新款 GDDR6X 内存为美光独有产品,容量较上一代 8Gb 版本翻了一倍,15%。容量和性能的提升意味着终端用户可在游戏和内容创作等内存密集应用中体验到清晰的视觉效果、更高帧率和卓越性能。

美光在 NVIDIA GeForce RTX 3090 Ti 显卡中搭载的这款全新显存容量为 16Gb,运行速率高达业界最佳的 21Gb / 秒,进一步提升了美光在性能方面的领先地位。根据 GDDR6X 性能路线图,其速率最高可达 24Gb / 秒,广泛适用于未来的各种数据密集应用。GDDR6X 中开创性地采用四电平脉冲幅度调制 (PAM4) 信号传输技术,相比市场上现有的 GDDR6 产品可实现更低功耗。1

美光副总裁兼高性能内存和网络产品事业部总经理 Mark Montierth 表示:“领先业界的美光 GDDR6X 内存为要求最严苛的应用带来全新水准的真实感和高性能。美光再次引领了内存创新,推出当今最高带宽的显存解决方案,凭借先进制程和接口技术,进一步巩固了公司在图形性能领域的领先地位。”

随着游戏和图形渲染技术日趋复杂,图形处理器需要以极高速度传输大量数据,这给系统显存带来了挑战。虚拟现实游戏、具备 240Hz 刷新率的 4K 和 8K 分辨率显示器、密集型 3D CAD 应用将图形系统性能应用到了极致。GDDR6X 以出类拔萃的内存带宽、超高帧率和近乎即时的渲染呈现高分辨率体验,为用户带来逼真的视觉效果。GDDR6X 的强大性能配合 NVIDIA GeForce RTX 3090 Ti 显卡,可优化实时光线追踪和神经图形处理,为虚拟世界带来沉浸式的电影级效果。NVIDIA GeForce RTX 3090 Ti 搭载了总计 24GB GDDR6X 内存,GPU 性能可实现每秒 40 万亿次浮点运算。2

美光通过应用创新的 PAM4 信号传输技术,变革了内存的数据传输方式,从而实现 GDDR6X 的突破性带宽。GDDR6X 利用 PAM4 信号技术提升了内存带宽,并可实现高达 1TB / 秒的系统带宽,尤其适合需要超高速和更低功耗内存的图形应用。目前还没有其他内存供应商能够提供同等性能。

推出 16Gb 容量版本的 GDDR6X 内存是美光扩展超带宽解决方案产品组合(包括 GDDR6 HBM2E)的重要里程碑。这些解决方案为业界带来了最全面的高性能、高带宽产品组合,以满足数据密集应用的需求。

资源

关于 Micron Technology, Inc.(美光科技股份有限公司)

美光科技是创新内存和存储解决方案的业界领导厂商,致力于通过改变世界使用信息的方式来丰富全人类生活。凭借对客户、领先技术、卓越制造和运营的不懈关注,美光通过 Micron® Crucial® 品牌提供 DRAMNAND NOR 等多个种类的高性能内存以及存储产品组合。我们通过持续不断的创新,赋能数据经济发展,推动人工智能和 5G 应用的进步,从而为数据中心、智能边缘、客户端和移动应用提升用户体验带来更大的机遇。如需了解 Micron Technology, Inc.(美光科技股份有限公司,纳斯达克股票代码:MU)的更多信息,请访问 cn.micron.com

1 基于美光内部基准数据与业界现有 GDDR6 产品的比较

2 https://www.nvidia.com/en-us/geforce/news/geforce-rtx-3090-ti-out-now/

围观 90
评论 0
路径: /content/2022/100559555.html
链接: 视图
角色: editor
winniewei的头像
winniewei

作者:ADI产品应用工程师  Jermaine Lim,ADI设计验证工程师  Keith Francisco-Tapan

什么是IBIS模型?

IBIS表示输入/输出缓冲器信息规格,它代表了IC供应商提供给客户进行高速设计仿真的器件的数字引脚的特性或行为。这些模型使用IBIS开放论坛——负责管理和更新IBIS模型规范与标准的行业组织——所规定的参数模仿器件的I/O行为。IBIS模型使用ASCII文本文件格式,提供表格化的电压-电流和电压-时间信息。它们不包含专有数据,因为模型中没有披露IC原理图设计信息,如晶体管尺寸、缓冲器原理图设计中使用的器件模型参数和电路等。此外,IBIS模型获得了大部分EDA供应商的支持,可以在大多数行业级平台中运行。

为何使用IBIS模型?

想象一款IC通过了测试。然后,使用该IC设计电路板,并且立即获批进行制造。电路板制造出来后,发现其性能不达标,原因是一些信号完整性问题,其导致了串扰、信号过冲/欠冲或不匹配阻抗引起的反射。您认为接下来会发生什么?当然,电路板必须重新设计和制造。此时,增加了时间和成本。所有这一切都是因为有一个重要阶段没有进行:预仿真。在此阶段中,系统设计人员使用仿真模型验证设计的信号完整性,然后才会设计电路板。SPICE和IBIS等仿真模型现已广泛开发用于仿真当中,帮助系统设计人员在预仿真阶段预见到信号完整性问题,从而在制造之前予以解决。此阶段有助于减少测试期间电路板失败的可能。

历史

20世纪90年代,随着个人计算机日渐流行,Intel®开始为其工作频率约为33 MHz的低功耗ASIC开发一种新的I/O总线。为此需要确保信号完整性没有受到损害,IBIS因此而诞生。Donald Telian所领导的团队提出了一个想法:为I/O缓冲器创建一个信息表,并使用此信息测试Intel的电路板。很快,Intel与其客户共享这些信息表以帮助后者进行电路板设计,但不提供任何专有信息。为了能够可靠地将纸张形式的表格中的信息传送到客户的仿真器,Intel决定与EDA供应商和其他计算机制造商合作。他们创建了IBIS开放论坛,以帮助标准化计算机可读格式的缓冲器信息。IBIS最初称为Intel缓冲器信息表,后来更改为I/O缓冲器信息规范。IBIS 1.0版于1993年发布。从那时起,IBIS开放论坛持续推广IBIS,提供工具和文档,并改进标准以增加专业领域的能力。2019年,IBIS 7.0版被批准。这表明,IBIS在不断发展以满足新技术要求。

如何生成IBIS模型

IBIS模型一般模拟器件的接收器和驱动缓冲器行为,而不透露专有工艺信息。为此需要提取标准IBIS缓冲器元件的行为,并通过表格形式的V-I和V-t数据来表示它。

为了生成IBIS模型,数据收集通常是开发过程中的第一步。图1显示了生成IBIS模型的三个主要阶段。

371162-fig-01.jpg

图1.IBIS模型生成过程

数据收集

收集IBIS模型的数据有两种方法:

仿真方法

该方法需要获取器件的设计原理图、数据手册和集总RLC封装寄生效应。

基准测量方法

该方法需要实际的器件和/或评估板、数据手册以及集总RLC封装寄生效应。

图2是IBIS模型所描述的四个主要元素/组成部分的图示。

371162-fig-02.jpg

图2.IBIS模型关键词图示

连接到引脚的两个二极管负责在输入超过工作范围或缓冲器限值时保护缓冲器。根据设计工作方式,缓冲器限值可以是功率箝位基准值,通常为VDD,或是地箝位基准值,通常为地或-VDD。这些二极管用作ESD箝位保护,在需要时导通,而上拉和下拉元件负责高电平和低电平状态期间的缓冲器驱动行为。因此,上拉和下拉数据是在缓冲器处于工作模式时获得。

在模型中,这四个主要元素以电压-电流(V-I)数据的形式表示,分别列在关键词[Power Clamp]、[GND Clamp]、[Pullup]、[Pulldown]之下。I/O缓冲器的切换行为也以电压-时间(V-t)的形式在模型中表示。

电压-电流行为关键词

[Power Clamp]表示数字I/O引脚的功率箝位ESD保护二极管在高阻抗状态期间的V-I行为,其相对于功率箝位基准电压。

[GND Clamp]表示数字I/O引脚的地箝位ESD保护二极管在高阻抗状态期间的V-I行为,其相对于地箝位基准电压。

[Pullup]表示I/O缓冲器的上拉元件驱动高电平时的V-I行为,其相对于上拉基准电压。

[Pulldown]表示I/O缓冲器的下拉元件驱动低电平时的V-I行为,其相对于下拉基准电压。

这些关键词的数据是在-VDD至2×VDD的推荐电压范围内和三个不同拐角(典型值、最小值和最大值)中获得。典型值拐角表示缓冲器在标称电压、标称工艺和标称温度下工作时的行为。最小值拐角表示缓冲器在最小电压、最差工艺和最高工作结温(CMOS)/最低工作结温(BJT)下工作时的行为。最大值拐角表示缓冲器在最大电压、最佳工艺和最低工作结温(CMOS)/最高工作结温(BJT)下工作时的行为。

对于引脚中扫过的每个电压,测量其相应的电流,从而获得根据IBIS规范对缓冲器进行建模所需的电压-电流行为。图3显示了三个拐角中获得的这四个V-I曲线的波形例子。

371162-fig-03.jpg

图3.V-I曲线的波形示例:(a) 电源箝位数据,(b) 接地箝位数据,(c) 上拉数据,(d) 下拉数据。

切换行为

除了V-I数据之外,V-t数据表中还包括上升(低至高输出转换)和下降(高至低输出转换)波形形式的I/O缓冲器切换行为。此数据在输出连接测得。使用的负载通常为50Ω,代表典型的传输线路特性阻抗。此外,使用输出缓冲器实际驱动的负载仍然是最好的。该负载与系统中使用的传输线路阻抗相关。例如,如果系统将使用75Ω走线或传输线,则获得V-t数据所使用的推荐负载为75Ω。

对于标准推挽式CMOS,建议在IBIS模型中包含四类V-t数据:

上升波形,负载以VDD为基准

上升波形,负载以地为基准

下降波形,负载以VDD为基准

下降波形,负载以地为基准

两个上升波形包含在模型关键词[Rising Waveform]之下。它描述当负载分别连接到VDD和地时I/O缓冲器的低到高输出转换。另一方面,模型关键词[Falling Waveform]之下的两个下降波形描述当负载同样分别连接到VDD和地时I/O缓冲器的高到低转换。应当注意,由于输出端连接有负载,输出摆幅不会完全转换。与电压-电流行为一样,电压-时间数据也是在三个不同的拐角中获得。这些转换的例子如图4所示。

在得到V-t表的同时,提取斜坡速率值。斜坡速率是电压从一个状态切换到另一个状态的速率,取上升或下降转换沿的20%至80%这一段。在IBIS模型中,斜坡速率以dV/dt比率的形式列在[Ramp]关键词之下,通常显示在V-t表之后。此值不包括封装寄生效应的影响,因为它仅代表内在输出缓冲器的上升时间和下降时间特性。

IBIS模型还包括一些数据手册规格,仿真以此为基础进行,例如工作电压和温度范围、输入逻辑电压阈值、时序测试负载值、缓冲器电容和引脚配置。模型中还有集总RLC封装寄生效应,这在数据手册中是找不到的,但对高速设计系统的走线仿真非常重要,因为这些寄生效应会给仿真带来负载效应,从而影响通过传输线路的信号的完整性。

371162-fig-04.jpg

图4.I/O缓冲器切换行为的波形示例:(a) 上升波形,负载以VDD为基准,

(b) 上升波形,负载以地为基准,(c) 下降波形,负载以VDD为基准,(d) 下降波形,负载以地为基准。

IBIS格式化

本节介绍第二阶段,即构建模型,也称为IBIS格式化。收集所有必要的数据之后,现在可以创建模型。IBIS模型主要包括三部分:主要头文件、元件描述和缓冲器模型。

主要头文件包含有关该模型的一般信息。它指定以下内容:

IBIS版本

模型关键词:[IBIS Ver]

这是模型所基于的版本。它告诉仿真器的解析器检查程序,文件中会出现什么类型的数据;因此,它对判断模型能否通过解析器检查发挥着重要作用。

文件名

模型关键词:[File Name]

文件的实际名称,应为小写形式,并使用正确的文件扩展名 .ibs。

版本号

模型关键词:[File Rev]

帮助跟踪文件的修订情况。

日期

模型关键词:[Date]

显示模型的创建时间。

注释

模型关键词:[Notes]

向客户提供关于模型的参考信息,即数据是从仿真中获得,还是从基准测量中获得。

来源

模型关键词:[Source]

模型来自何处,或模型提供商是谁。

免责声明

模型关键词:[Disclaimer]

版权

模型关键词:[Copyright]

请注意,主要头文件下列出的前三项必须提供。其他项目不是必需的,但最好包括,以便提供有关该文件的其他细节。

371162-fig-05.jpg

图5.使用Cadence Model Integrity的IBIS模型中的主要头文件示例

IBIS模型的第二部分描述元件。此部分需要以下数据:

元件名称

模型关键词:[Component]

顾名思义,这是所建模的器件的名称。

引脚列表

模型关键词:[Pin]

在模型中,此部分至少有三列:引脚编号、引脚名称和模型名称。此列表基于数据手册。要确保引脚编号和引脚名称的正确匹配,以免混淆。同样需要注意的是,在IBIS模型中,每个引脚具有一个专用模型名称。此模型名称不一定与数据手册中给出的引脚名称相同,因为引脚的模型名称由模型制造商自行决定。此外,有些引脚可能指向同一模型名称。具有相同设计原理图的缓冲器就是这种情况。它们会有相同的行为,因此一组数据足以代表它们。

制造厂商

模型关键词:[Manufacturer]

识别所建模的元件的制造商。

封装寄生效应

Model Keyword: [Package]

模型关键词:[Package]

此项目说明元件封装的电气特性,包括集总电阻、电感和电容值。如果还知道引脚的RLC寄生效应,应将其与引脚列表一起列在模型中[Pin]关键词之下。它能提供一个更精确的模型,会覆盖[Package]关键词下列出的RLC值。

371162-fig-06.jpg

图6.使用Cadence Model Integrity的IBIS模型中的元件描述示例

IBIS模型的第三部分描述缓冲器模型。这里呈现I/O缓冲器的行为,特别是其I-V和V-t数据。它首先使用[Model]关键词给出模型名称。模型名称应与[Pin]关键词下的第三列中列出的名称一致。对于每个缓冲器模型,必须指定参数Model_type。缓冲器电容也必须在参数C_comp下给出,以说明从焊盘端看待缓冲器所看到的电容。

可以建模的缓冲器有不同类型,每种类型适用不同的特殊规则。下面说明IBIS模型中四种最常见类型的缓冲器及其要求:

输入缓冲器

模型类型:输入

此模型类型需要输入逻辑阈值,列在参数Vinl和Vinh之下。如果未定义,仿真器将使用分别为0.8 V和2 V的默认值。这些参数帮助仿真器执行时序计算并检测信号完整性违规。

371162-fig-07.jpg

图7.使用Cadence Model Integrity的输入缓冲器模型的表示示例

双态输出缓冲器

模型类型:输出

此模型类型表示始终使能的输出缓冲器,要么驱动为高电平,要么驱动为低电平。它包括时序测试负载值,列在参数Vref、Rref、Cref和Vmeas之下。这些参数不是必需的,但它们在模型中的存在有助于仿真器执行电路板级时序计算。

请注意,由于不能禁用此类缓冲器,因此不会列出关键词[Power Clamp Reference]和[GND Clamp Reference],也不会给出[Power Clamp]和[GND Clamp]的V-I表格数据。

371162-fig-08.jpg

图8.使用Cadence Model Integrity的双态输出缓冲器模型的表示示例

三态输出缓冲器

模型类型:三态

该模型类型表示输出缓冲器,它不仅有驱动高电平和驱动低电平状态,还有高阻抗状态,因为此类缓冲器可以禁用。与输出模型类型一样,它也包括时序测试负载值,列在参数Vref、Rref、Cref和Vmeas之下。在模型中添加这些参数有助于仿真器执行电路板级时序计算。

371162-fig-09.jpg

图9.使用Cadence Model Integrity的三态输出缓冲器模型的表示示例

I/O缓冲器

模型类型:I/O

此模型类型是输入和输出缓冲器的组合。因此,该模型包含的参数有Vinl、Vinh、Vref、Rref、Cref和Vmeas。

模型制造商在生成IBIS模型时必须注意这些指南。更多指南可以在IBIS开放论坛网站上的IBIS手册中找到。必须遵循适当的建模指南,否则模型将无法通过验证。

371162-fig-10.jpg

图10.使用Cadence Model Integrity的I/O缓冲器模型的表示示例

模型验证

验证IBIS模型分为两部分:解析器测试和相关处理。

解析器测试

构建模型时,最好使用已经具有Golden Parser的软件,该程序用于执行语法检查,并参考模型版本规范验证所创建的IBIS模型的数据是否匹配。具备此功能的一些软件有Cadence Model Integrity和Hyperlynx Visual IBIS Editor。

如果模型通过了解析器测试,则意味着所生成的模型遵循标准格式和规格,V-I数据与V-t数据匹配。如果未通过,最好找出错误原因。最简单的可能原因是模型使用的格式或关键词不符合IBIS规范,这很容易纠正。其他类型的错误有V-I和V-t数据不匹配。发生这种情况时,错误可能位于上拉或下拉V-I数据中,或位于V-t数据中。V-I数据表示的行为与V-t数据表示的行为不匹配时,就是这种情况。要解决此问题,可能需要重新仿真。但在此之前,首先应检查放在模型中的电压和负载值,看它们是否正确。如果错误原因是错误定义了电压值之类的简单原因,那么就不必花费更多时间去重新仿真。

图11和图12分别显示了通过和未通过解析器测试的IBIS模型示例。

371162-fig-11.jpg

图11.使用Cadence Model Integrity的未通过解析器测试的缓冲器模型

在图11中,注意在解析器测试期间,软件如何标记导致模型未通过测试的错误。这使得模型制造商很容易纠正模型错误,纠正之后才进入下一验证步骤。此示例的错误原因是缓冲器使用的模型类型不对。IBIS规范要求以大写格式输入I/O模型类型,但此图使用了小写格式。

371162-fig-12.jpg

图12.使用Cadence Model Integrity的通过了解析器测试的缓冲器模型

图12显示的模型通过了解析器测试。注意在Model_type关键词中,I/O已更改为大写格式,这就解决了错误。

请注意,只有通过验证的模型才能进入相关处理。

相关处理

人们可能会问,如何确保所生成的模型与实际器件具有完全相同的行为?答案是相关处理。

IBIS模型存在不同的质量等级/相关性:

质量等级

说明

0级

通过Golden Parser (ibischk)

1级

与检查清单文件中一样完整、正确。

2a级

与仿真相关

2b级

与测量相关

3级

以上全部

本文介绍了一个质量等级为2a的IBIS模型。通过解析器测试之后,对模型进行仿真,包括RLC封装寄生效应和外加负载。负载通常是在数据手册中找到的时序测试负载值,用于表征I/O缓冲器。类似地,器件的设计原理图将使用相同的设置和负载进行仿真。两种仿真的结果将叠加,以验证所生成的模型是否与基于原理图的结果行为一致。下一篇文章将使用开源软件介绍一个生成IBIS模型的用例。

为何IBIS模型对仿真至关重要

IBIS模型受到大多数EDA供应商的广泛支持。它们易于使用,体积较小,因而仿真时间更快。它们不包含专有工艺和电路信息,大多数半导体供应商都愿意向其客户提供IBIS模型。它们不仅具备所有这些优点,还能精确模拟器件的I/O行为。

利用IBIS模型,设计人员可以预见并解决信号完整性问题,而不必等到电路板原型制作或制造阶段。这使得他们可以缩短电路板开发周期,进而有助于加快产品上市时间。

简言之,客户之所以使用IBIS模型,是因为在仿真中使用它们不仅有助于节省成本,而且能节省设计和调试时间,从而更快地从电路板设计中产生收入。

这里有ADI公司产品的IBIS仿真模型集合。

参考资料

Casamayor, Mercedes.AN-715走近IBIS模型:什么是IBIS模型?它们是如何生成的?ADI公司,2004年。

IBIS建模手册(IBIS 4.0版)。IBIS开放论坛,2005年9月。

IBIS 7.0。IBIS开放论坛,2020年4月。

Roy Leventhal和Lynne Green。半导体建模:用于信号、电源和电磁完整性仿真。Springer,2006年。

作者简介

Jermaine Lim于2014年10月加入ADI公司,担任产品应用工程师。从那时起,她对ADI公司的贡献都集中在为各种ADI产品开发IBIS模型上。Jermaine毕业于Pamantasan ng Lungsod ng Maynila,获电子工程学士学位。联系方式:jermaine.lim@analog.com

Keith Francisco-Tapan于2012年3月加入ADI公司,担任模拟设计工程师。她最初为各种ADI产品开发IBIS模型,并在ADGT掌握了模型开发能力。她现在有一个新的角色,担任AMS设计验证工程师。她毕业于Mindanao State University-Iligan Institute of Technology,获电子工程学士学位。联系方式:keith.francisco@analog.com

围观 74
评论 0
路径: /content/2022/100559553.html
链接: 视图
角色: editor