All Node List by Editor

winniewei的头像
winniewei

新的时标系统使各国能够对全球导航卫星系统进行独立的时标备份,保护关键基础设施

一个国家的基础设施实力越来越依赖于时间的精确性。由于全球导航卫星系统(GNSS)面临着无处不在的网络安全威胁,采用备用时间系统事关国家安全。为满足这一需求,Microchip Technology Inc.(美国微芯科技公司)今日宣布推出精确时标系统,这款世界级授时系统可追溯到世界协调时间(UTC),不依赖全球导航卫星系统,使国家、机构、关键基础设施运营商和科学实验室对他们的基础设施所依赖的时间源拥有完全控制。

jdeFt2MhMr.jpg

精确时标系统(PTSS)是一个完全集成的系统,能够提供与世界最先进国家实验室相当的授时精度。集成到PTSS的核心产品包括:

  • SyncSystem 4380A时标版(Time Scale Edition生成一个自主的时间标度,由多个高度精确的独立时钟与一个测量和比较时钟性能的多通道仪器综合生成。

  • 时标编排器(Time Scale Orchestrator是一个软件平台,具有统一的视图和内置数据库,整合了构成时标系统的各个产品的管理、监测、报警和报告功能。

  • 5071A铯原子钟主频率标准和MHM 2020主动型氢原子钟Microchip的原子钟,可提供准确和稳定的频率,通过不断地相互测量来计算和生成综合时标频率(ensemble time scale frequency)。

精确时标系统(PTSS)将多款新时标产品整合为一个交钥匙解决方案,可在单个机架上使用,并由高于最严格要求的完整工厂验收测试(FAT)提供保证。PTSS使各国能够在本国境内独立、高效地运行自己的时标系统,并与国际计量局(BIPM)计算的UTC保持一致。系统还集成了MicrochipSyncServer® S600/S650TimeProvider® 4100时间服务器,可使用网络时间协议(NTP)和精确时间协议(PTP)为关键基础设施提供可信时间(Trusted Time™)。

Microchip频率和时间系统业务部副总裁Randy Brudzinski表示:“Microchip的精确时标系统提供了备份或替代GNSS的高质量时间源,可通过eLoranIEEE 1588光纤、双向时间传输和其他方法进行分配。通过实施自主的时间源,一个国家可以控制和利用时间,将其作为一种实用工具来保护关键基础设施,包括交通、金融部门、通信和电力设施。

或者,对于构建自身时标系统的客户,可以单独购买Microchip的时标产品,以提供核心的时标功能,如时钟测量和时钟组生成,以及系统管理、监控和性能报告。系统的模块化设计使计时员能够在预算范围内以及随着技术发展逐步采购系统。

供货

精确时标系统是根据客户要求设计的定制解决方案,由四款核心产品组成,包括SyncSystem 4380A时标版、时标编排器、5071A铯原子钟主频率标准和MHM 2020主动型氢原子钟主时钟。如需了解更多信息或购买,请联系Microchip销售代表。

资源

可通过Flickr或联系编辑获取高分辨率图片(可免费发布):

Microchip Technology Inc. 简介

Microchip Technology Inc.是致力于智能、互联和安全的嵌入式控制解决方案的领先供应商。 其易于使用的开发工具和丰富的产品组合让客户能够创建最佳设计,从而在降低风险的同时减少系统总成本,缩短上市时间。Microchip的解决方案为工业、汽车、消费、航天和国防、通信以及计算市场中12万多家客户提供服务。Microchip总部位于美国亚利桑那州Chandler市,提供出色的技术支持、可靠的产品交付和卓越的质量。详情请访问公司网站www.microchip.com

围观 62
评论 0
路径: /content/2022/100560514.html
链接: 视图
角色: editor
winniewei的头像
winniewei

RA产品家族32位Arm® Cortex®-M微控制器通过瑞萨的安全加密引擎(SCE)和Arm TrustZone打造卓越物联网安全性

2022 年 5 月 19 日 - 全球半导体解决方案供应商瑞萨电子(TSE:6723)今日宣布,其32位Arm® Cortex®-M微控制器(MCU)RA产品家族的安全引擎已获得美国国家标准与技术研究院(NIST)加密算法验证计划(CAVP)认证。RA产品家族灵活配置软件包(FSP)v3.6.0及更高版本中将包含认证过的SCE9保护模式驱动程序。

1.jpg

瑞萨电子RA产品家族MCU获CAVP综合加密算法套件认证

瑞萨RA6M4、RA6M5、RA4M2和RA4M3 MCU产品群均获得了NIST CAVP综合加密算法认证,包括多种模式的高级加密标准(AES)、哈希算法、Rivest Shamir Adleman(RSA)及椭圆曲线加密法(ECC)的密钥生成与验证、密钥协议方案和伪随机数发生器(DRBG)。NIST CAVP认证提供了针对加密算法正确实施的独立验证,对确保连接的互操作性至关重要。

瑞萨去年宣布RA系列产品同时获得了PSA 2级认证和物联网平台安全评估标准(SESIP)认证。

瑞萨电子物联网及基础设施事业本部高级副总裁Roger Wendelken表示:“通过CAVP认证,并结合现有的SESIP1和PSA 2级认证,瑞萨可以提供全面的物联网安全解决方案。广大的互联应用领域用户可在使用RA产品实施的应用中对其数据安全充满信心。”

瑞萨独特的集成安全架构提供了一个具有无数量限制安全密钥存储能力且省时节能的解决方案。最近完成的一项独立评估中将SCE9的保护模式操作与一些行业卓越的安全元件进行了比较。苏黎世应用科学大学工程学院的Mario Noseda对此表示:“SCE9不仅仅拥有强大的加密算力,还摆脱了与外部连接设备的串行接口(通常为I2C),由此带来各种优势。高速内部数据总线大大减少了MCU和SCE9之间数据传输所需的时间,且更重要的是完全消除了一个攻击点。这也成为包含SCE9的MCU的一个巨大卖点。”详细评估白皮书,请访问:https://digitalcollection.zhaw.ch/bitstream/11475/23809/3/2021_Noseda-Ruest_Crypto-acceleration-for-IoT.pdf

加密密钥的管理对于维护安全产品的完整性至关重要。新的安全密钥管理工具提供了一种直接的机制,用于准备密钥进行安全安装与安全更新,支持现场产品的开发、生产配置和密钥更新。其GUI界面旨在帮助开发人员(特别是那些刚接触安全解决方案的开发人员)利用测试密钥创建原型并进行概念验证。命令行界面可协调多位开发人员,支持生产密钥的配置和更新管理。可下载的应用程序项目演示了如何使用现有的瑞萨工具,为开发和生产执行安全密钥安装及更新。获取面向安全的软件、工具和解决方案完整列表,请访问:www.renesas.com/iot-security

除被广泛认可的行业认证外,瑞萨RA MCU还通过在Armv8-M的Arm TrustZone®基础上结合经NIST CAVP认证的安全加密引擎,为用户打造先进的物联网安全性。RA产品家族融合了基于硬件的安全功能,包含从简单的AES加速,到MCU内隔离的全集成加密子系统。安全加密引擎提供对称与非对称的加密/解密、哈希函数、真随机数发生器(TRNG)和高级密钥管理功能,包括密钥生成功能和MCU硬件相关的唯一密钥封装功能。如未遵循正确的访问协议,访问管理电路将关闭加密引擎,内置专用RAM可确保明文密钥永远不会暴露于任何CPU或外设总线。

关于瑞萨RA MCU

RA产品家族生态系统通过网络安全、功能安全、连接性和HMI(人机界面)等核心技术加速物联网应用的开发。工程师运用RA MCU进行设计,可轻松开发物联网端点与边缘设备,并用于工业及楼宇自动化、计量、医疗保健和家用电器等应用。RA产品家族包括RA2系列(主频达48MHz)、RA4系列(主频达100MHz)、RA6系列(主频达240MHz)以及即将发布的单核/双核RA8系列。了解有关RA MCU的更多信息,请访问:www.renesas.com/RA

关于瑞萨电子

瑞萨电子(TSE: 6723) ,科技让生活更轻松,致力于打造更安全、更智能、可持续发展的未来。作为全球微控制器供应商,瑞萨电子融合了在嵌入式处理、模拟、电源及连接方面的专业知识,提供完整的半导体解决方案。成功产品组合加速汽车、工业、基础设施及物联网应用上市,赋能数十亿联网智能设备改善人们的工作和生活方式。更多信息,敬请访问renesas.com。关注瑞萨电子微信公众号,发现更多精彩内容。

围观 47
评论 0
路径: /content/2022/100560508.html
链接: 视图
角色: editor
winniewei的头像
winniewei

双方和解专利诉讼

华为与SolarEdge Technologies Inc. (NASDAQ: SEDG)达成一份全球专利许可协议。该协议基于两家公司对对方创新能力的认可,允许其在协议期内使用自己的专利技术。该协议包含相互授予对方的专利交叉许可及其他权利安排,并促成双方和解专利诉讼。

专利许可协议的具体条款为双方保密信息。双方将结束在德国和中国的诉讼。

华为在智能光伏领域提供从户用、工商业、大型地面电站到电池储能系统和微网的全场景解决方案,其创新产品包括智能组串式逆变器、智能组串式储能、智能光伏组件控制器、智能光伏管理系统等,助力客户实现更高发电、更优LCOS,主动安全和电网支撑。

更多信息,请浏览网站:solar.huawei.com

来源:华为

围观 27
评论 0
路径: /content/2022/100560507.html
链接: 视图
角色: editor
winniewei的头像
winniewei

近日,全球权威独立第三方光伏测试机构PVEL (PV Evolution Labs)发布了《2022年光伏组件可靠性计分卡》(PV Module Reliability Scorecard),晶澳凭借其优异的光伏组件产品,再度被评为"最佳表现"组件供应商(Top Performer) ,这也是晶澳第七次获此荣誉。

PVEL "最佳表现"组件的评测基于"光伏组件资质项目(PQP)",通过热循环测试(TC600)、湿热测试(DH2000)、机械应力测试序列(MSS)、电位诱导衰减测试(PID 192)、光致衰减(LID)+光热诱导衰减测试(LeTID)等六项可靠性加严测试,总结出长达18个月的测试结果;相比于基础测试,PQP测试无论是从测试条件上,还是测试序列上,都更加严苛,每项测试对于组件在实际应用场景下的可靠性有重大参考意义,其专业、公正、公开的测试结果,为融资者、开发商在选择高品质组件时提供有力的参考,为运营商提供组件长期应用的可靠性参考数据。

晶澳连续多年获此荣誉,得益于持之以恒的技术研发创新和产品应用升级。近期公布的晶澳组件户外实证项目数据显示(第三方测试),2021年2月至2022年2月的完整年期间内,DeepBlue 3.0组件的单瓦发电量比超大电流组件高出1.6%左右,晶澳在光伏技术的高效研发和应用中取得成绩可见一斑。

凭借优异的产品性能、可靠的产品质量、创新的产品研发,晶澳多次获得欧洲顶级光伏品牌、中东北非顶级光伏品牌、澳大利亚顶级光伏品牌、越南顶级光伏品牌等荣誉称号,深受全球用户的青睐。此次再度获评"最佳表现"组件制造商,进一步彰显了其产品的技术和质量优势,印证了晶澳作为光伏龙头企业,在业内的长期领先地位。

稿源:美通社

围观 22
评论 0
路径: /content/2022/100560506.html
链接: 视图
角色: editor
winniewei的头像
winniewei

2022年5月20日,Flyability在瑞士洛桑、新加坡和中国上海发布了世界上首款用于室内三维测绘的防碰撞激光雷达无人机——Elios 3。这款无人机搭载有全新的飞行控制系统FlyAware™,通过使用SLAM技术(即时定位与地图构建),使得飞机可以在飞行时同步创建3D模型,同时配有Flyability为其专门设计的新版Inspector 4.0软件用于回放录像和检查3D模型

Flyability是密闭空间检查无人机领域的开拓者我们在2016年推出第一款产品Elios1如今随着Elios 3的发布我们将继续引领这个项目的尖端技术通过使用无人机代替人类执行高难度检查任务,让危险作业不再危险

Elios 3旨在满足企业对可靠且便于使用的检查工具的需求。随着无人机在工业行业内的应用的不断拓展无人机的易用性、可重复性,以及稳定性越来越重要

1.jpg

Elios 3将会是世界上第一款能在室内环境完成资产数字化扫描任务的无人机。

Flyability联合创始人兼首席执行官Patrick Thévoz表示:“Elios 3能在恶劣的环境中保持出色的稳定性,同时配备有模块化的拓展平台允许无人机根据实际环境需求进行针对性的改装无人机在飞行过程中能够实时扫描环境空间,并且显示出空间的3D模型,为迈向更加自主的未来奠定了基础。我们认为,Elios 3将会是工业4.0中不可或缺的一环,他能够为用户提供一种比以往更安全、更高效、更便宜的检查工作解决方案。”

Elios 3配备Ouster OS0-32  LiDAR传感器,配合使用Flyability的新合作伙伴GeoSLAM的软件,检查人员可以以此创建出测量级精度的3D空间模型。对于那些人类无法到达或太危险的区域来说,使用无人机来进行检查和空间建模将会大大降低作业的难度。为客户提供宝贵的参考数据,以便他们更好的做出判断

密闭空间无人机和3D地理空间软件技术相结合我们可以使专业人员能够操作无人机在一些难以进入的工作环境中生成测量级点云,让他们不再需要花费大量时间精力来估算那些无法测量到的数据。除了可以搭载LiDAR传感器,Elios 3还可以容纳第二个拓展设备,可根据用户需求进行定制。

Elios 3由Flyability研发的FlyAware™系统所驱动,在SLAM引擎的配合下,无人机飞行时能够LiDAR数据实时转换为3D模型。FlyAware™还赋予Elios 3出色的稳定性,依靠无人上的三个光学摄像机和LiDAR传感器提供的数据,可以感知到飞机最为微小的扰动,并对其进行补偿。因此Elios 3操作非常简单,新操作员可以在进行为期一天的培训后开始行检任务

Flyability为Elios 3打造了全新的Inspector 4.0软件,检查员如今可以使用Inspector 4.0的3D Map Viewer直观德观察高分辨率3D地图,并且找到检查中发现的兴趣点(POI)并且在每个POI之间进行切换,清晰地观察在其中发现的缺陷,方便后期的维护工作的制定

2.jpg

Elios 3将空间检查和测绘的基准提升至全新的高度,助力工业企业轻松达成目标。

Flyability首席技术官Adrien Briod表示:“Elios3是Flyability所完成的优秀的项目之一。如果Elios 2就如同是只能打电话的老式翻盖手机,那么Elios 3就好比是智能手机。它可以根据每个用户的特定需求而进行定制,根据您的需要安装对应的拓展部件,而且可通过升级新的部件或软件升级不断增长和改进,以满足不同的实际需求。”

Flyability耗时年开Elios 3。我们的工程师花了数千小不断优化携带测试机执行了200多个现场任务,不断收集客户的反馈解需求,并加以优化从而制造出如此优秀的室内无人机。

作为Elios 3项目的一部分,Flyability与世界各地的领先大学合作,加入Team Cerberus参加并赢得了美国国防高级研究计划局(DARPA)的Sub-T挑战赛。成为无人机器人地下空间挑战赛的最终获胜者

了解Elios 3更多详情

Flyability简介

Flyability成立于瑞士,从2014年起,我们就专职于为密闭空间的检查和勘探提供解决方案。Flyability的无人机可在建筑物内安全使用,成功降低了工业检查的停机时间,检查成本和工人风险。Flyability在发电,石油天然气,化工,海事,基础设施和公用事业以及公共安全等领域,如今,我们在瑞士,中国,新加坡和美国都设有办公室,在全球拥有数千名用户,遍及60多个国家,我们是商用室内无人机领域的开拓者,也将继续引领这个行业的创新和发展。

若想了解更多信息,请访问:www.flyability.com

稿源:美通社

围观 145
评论 0
路径: /content/2022/100560505.html
链接: 视图
角色: editor
winniewei的头像
winniewei

近日,国际独立第三方检测、检验和认证机构德国莱茵TUV大中华区(简称"TUV莱茵")为小米扫拖机器人2海外版颁发了ETSI EN 303 645物联网(IoT)产品网络安全和隐私保护标准认证证书,这也是小米扫地机品类中首款通过TUV莱茵基于 ETSI EN 303 645 标准认证的产品。

ETSI EN 303 645标准于2020年6月发布,由欧洲电信标准化协会(ETSI)与相关产品生产商、学术界和政府合作开发,旨在提供一种有效、基本的评估方法,限制网络犯罪分子控制全球设备、发起DDoS攻击或偷窥用户,减少个人数据泄露的风险。该标准从网络安全规定和数据隐私保护条款两方面对产品进行评估,重点关注技术控制措施及组织措施,以应对网络安全缺陷,解决针对网络安全弱点、漏洞等的初级网络攻击。

在此次认证项目中,TUV莱茵根据ETSI EN 303 645标准的网络安全规定及隐私保护要求,采用全面的设计评估审核、安全相关验证等手段,对小米扫拖机器人2海外版进行了全方位的整体评估。

小米副总裁、小米安全与隐私委员会主席崔宝秋表示:"很开心地看到我们小米产品安全认证的队伍中‘再添⼀员',小米扫拖机器人2海外版也正式通过TUV莱茵ETSI EN 303 645认证。⼀直以来,小米将‘保护全球每一位用户的安全与隐私'的理念融入整个安全开发流程当中,始终秉承从设计着手的隐私保护理念(Privacy by Design)和默认安全基本原则(Security by Default)。未来我们也将继续努力,打造更智能、更安全的物联网平台。"

TUV莱茵电子电气产品服务全球副总裁郝福来(Frank Holzmann)表示:"TUV莱茵与小米自2017年起保持着良好的沟通交流,共同为行业内安全标准的探索实践做出贡献,5年来已取得丰硕成果。此次小米扫拖机器人2海外版获TUV莱茵ETSI EN 303 645认证证书,突显了双方对最新技术应用和更高品质标准的不懈追求。未来,TUV莱茵将继续依托在检测认证领域的技术优势和在网络信息安全领域的丰富经验,协助小米进行各类产品升级与技术创新,为消费者提供更好的使用体验。"

ETSI EN 303 645标准广泛适用于联网儿童玩具和婴儿监视器、烟雾探测器、门锁、智能相机、电视机和扬声器、IoT网关、可穿戴设备、家用智能电器等消费IoT产品,有助于增强消费者对IoT产品安全性的信心。

稿源:美通社

围观 50
评论 0
路径: /content/2022/100560504.html
链接: 视图
角色: editor
winniewei的头像
winniewei

可提供满足各类汽车安全完整性等级的芯片设计服务,扩大芯原在汽车电子领域的竞争优势

1.png

领先的芯片设计平台即服务(Silicon Platform as a Service,SiPaaS®)企业芯原股份(芯原,股票代码:688521.SH)今日宣布其芯片设计流程已获得ISO 26262汽车功能安全管理体系认证,以支持其按照国际标准为客户提供满足各类汽车安全完整性等级的芯片设计服务。认证证书由国际独立的第三方检测、检验和认证机构德国莱茵TÜV颁发。

通过审查芯原的整体芯片设计流程及质量管理体系(QMS),德国莱茵TÜV认定芯原的芯片设计及管理流程,包括功能安全性管理过程、软硬件开发流程、面向ASIL的功能安全分析等,均满足ISO 26262:2018汽车功能安全标准的各项要求。

芯原获得该认证,表明其可遵循车载芯片的功能安全性设计流程,从芯片和IP的设计实现、软件开发等方面,为全球客户满足功能安全要求的车载芯片提供一站式定制服务。这是芯原在精进自身业务流程中所取得的重要里程碑,同时也进一步扩大了芯原在汽车电子应用领域的竞争优势。此前,芯原的ISP8000L-FS V5.0.0 IP已通过ISO 26262 ASIL B认证,且公司其他大量的处理器IP也将在近期陆续通过该认证。

“汽车正在快速向电动化和智能化迈进,这对车规级芯片的种类、性能、迭代速度等都提出了更高要求。芯原的芯片设计流程能够获得ISO 26262汽车功能安全管理体系认证,是对芯原多年来高标准、严要求的芯片设计流程的充分肯定。”芯原股份创始人、董事长兼总裁戴伟民表示,“汽车电子领域是芯原重要的战略发展方向之一,我们在该领域有丰富的技术储备和长足的布局。未来,芯原将持续为汽车电子产品提供更多安全可靠、创新且先进的技术。”

关于芯原

芯原微电子(上海)股份有限公司(芯原股份,688521.SH)是一家依托自主半导体IP,为客户提供平台化、全方位、一站式芯片定制服务和半导体IP授权服务的企业。在芯原独有的芯片设计平台即服务(Silicon Platform as a Service, SiPaaS)经营模式下,通过基于公司自主半导体IP搭建的技术平台,芯原可在短时间内打造出从定义到测试封装完成的半导体产品,为包含芯片设计公司、半导体垂直整合制造商 (IDM)、系统厂商、大型互联网公司和云服务提供商在内的各种客户提供高效经济的半导体产品替代解决方案。我们的业务范围覆盖消费电子、汽车电子、计算机及周边、工业、数据处理、物联网等行业应用领域。

芯原拥有多种芯片定制解决方案,包括高清视频、高清音频及语音、车载娱乐系统处理器、视频监控、物联网连接、智慧可穿戴、高端应用处理器、视频转码加速、智能像素处理等;此外,芯原还拥有6类自主可控的处理器IP,分别为图形处理器IP、神经网络处理器IP、视频处理器IP、数字信号处理器IP、图像信号处理器IP和显示处理器IP,以及1,400多个数模混合IP和射频IP。

芯原成立于2001年,总部位于中国上海,在中国和美国设有7个设计研发中心,全球共有11个销售和客户支持办事处,目前员工已超过1,200人。

围观 49
评论 0
路径: /content/2022/100560501.html
链接: 视图
角色: editor
cathy的头像
cathy
“工欲善其事必先利其器!”一颗成功的IC离不开EDA软件的支持,尤其是近年来随着半导体工艺发展以及IC复杂度提升,单颗IC的晶体管数量从百亿向千亿甚至万亿数量发展,同时单颗IC也集成了越来越多的IP这给IC设计师带来了极大的挑战,一方面要应付工艺、复杂度提升带来的设计难度挑战,另外还要应付time-to-market带来的效率压力。

此外,由于网络安全形势日益严重,去年就连续发生知名IC公司产品设计数据被黑客窃取,或者由于灾害导致数据丢失的事件,因此,IC公司不但要考虑提升设计效率还必须要考虑设计数据的可靠性保护、设计数据的灾备、存储与管理等一系列问题。

鉴于此,电子创新网“芯英雄联盟”直播栏目推出有关EDA仿真的系列直播活动,每期直播将邀请2~3名嘉宾深入剖析EDA仿真中的难题与应对之道,通过技术分享帮助提升本土IC设计效率,解决IC设计中遇到的难点痛点。

系列直播主题:

1、EDA仿真趋势与效率提升

2、EDA仿真中的数据安全

3、EDA仿真中的数据存储选择策略

4、EDA 仿真中的数据存储部署与管理

5、大数据和AI在EDA仿真中的应用

首场直播

5月31日19点,我们将隆重开启首场直播——《EDA仿真最新趋势和效率提升》,欢迎大家扫描下方二维码预约直播!

1.png

嘉宾介绍

1、分享嘉宾——方君

复旦大学微电子学与固体电子学硕士。曾任职Cadence北京研发中心软件工程师,北京普拉普斯高级研发总监;现任上海概伦电子股份有限公司研发副总裁。

   

1665997495632097.jpg

2、分享嘉宾——施钻专

华为数据存储半导体行业解决方案架构师,了解半导体行业技术发展变革方向,有多年半导体行业IT基础设施咨询及规划经验,对EDA设计验证平台底层基础设施建设有深入理解。

1665997521937616.jpg

3、主持人——张国斌

电子创新网创始人兼CEO ,西安电子科技大学电子工程专业毕业,半导体领域知名KOL。有多年的半导体媒体内容与运营经验,撰写过大量产业分析文章。(微信号:18676786761)

1665997538462237.jpg

邀请达人榜

本次直播,我们还将开启邀请达人榜活动,只要你将自己的专属邀请海报转发出去,吸引更多人来报名,则有望获得华为最新TWS耳机,手环等奖品!赶快参与吧!

1665997584790579.jpg

参与方法:

1、扫描预约成功后点击排行榜,然后点击冲榜按钮就可以获得个人专属海报 。

1665997607471711.jpg

2、长按海报可以保存,然后可以选择发布在朋友圈或者微信群等

1665997616704503.jpg

报名通道

扫描以下二维码进行预约报名吧!

8.jpg

欢迎扫码入群,和同行进行深入沟通交流!

1665997655286707.png

或者关注创新网小助手,请他拉入直播群。

1665997670389742.jpg

围观 276
评论 0
路径: /content/2022/100564805.html
链接: 视图
角色: editor
winniewei的头像
winniewei

作者:Lloben PaculananADI 应用开发工程师

          John Neeko GarlitosADI 产品应用工程师

简介

出于鲁棒性、安全性、高共模电压考量,或为了消除可在测量中带来误差的接地环路,许多数据采集(DAQ)应用都需要隔离DAQ信号链路径。ADI的精密高速技术使系统设计人员能够在相同的设计中实现高交流和直流精度,无需牺牲直流精度来换取更高的采样速率。然而,为实现高交流性能,如信噪比(SNR),系统设计人员必须考虑采样时钟信号或控制ADC中采样保持(S&H)开关的转换启动信号上的抖动所带来的误差。随着目标信号和采样速率的增加,控制采样保持开关的信号抖动会成为主要误差源。

当DAQ信号链被隔离之后,控制采样保持开关的信号一般来自进行多通道同步采样的背板。系统设计人员选择低抖动数字隔离器至关重要,以使进入ADC的采样保持开关的控制信号具有低抖动。精密高速ADC应首选使用LVDS接口格式,以满足高数据速率要求。它还会对DAQ电源层和接地层带来极小的干扰。本文将说明如何解读ADI公司的LVDS数字隔离器的抖动规格参数,以及与精密高速产品(例如ADAQ23875DAQ µModule®解决方案)接口时,哪些规格参数比较重要。本文的这些指导说明也适用于其他带有LVDS接口的精密高速ADC。在介绍与ADN4654千兆LVDS隔离器配合使用的ADAQ23875时,还将说明计算对SNR预期影响采用的方法。

抖动如何影响采样过程

通常,时钟源在时域中存在抖动。在设计DAQ系统时,了解时钟源中包含多少抖动是非常重要的。

图1展示了非理想型振荡器的典型输出频谱,在1 Hz带宽时噪声功率与频率成函数关系。相位噪声的定义为指定频率偏移fm下1 Hz带宽内的噪声与基波频率fo下振荡器信号幅度的比率。

1.png

1.受相位噪声影响的振荡器功率频谱

采样过程是采样时钟与模拟输入信号的乘法。这种时域中的乘法相当于频域中的卷积。所以,在ADC转换期间,ADC采样时钟的频谱与纯正弦波输入信号卷积,使得采样时钟或相位噪声上的抖动出现在ADC输出数据的FFT频谱中,具体如图2所示。

2.png

2.带相位噪声采样时钟对理想正弦波采样的影响

隔离式精密高速DAQ应用

多相功率分析仪就是一个隔离式精密高速DAQ应用示例。图3显示典型的系统架构,其中通道与通道之间隔离,通过共用背板用于与系统计算或控制器模块通信。在本示例中,我们选择ADAQ23875精密高速DAQ解决方案,因为其尺寸小,所以能够在狭小空间内轻松安装多个隔离DAQ通道,从而可以减轻现场测试应用中移动仪器的重量。使用LVDS千兆隔离器(ADN4654)将DAQ通道与主机箱背板隔离。

通过隔离每个DAQ通道,可以在不损坏输入电路的情况下,将每个通道直接连接至具有不同共模电压的传感器。每个隔离DAQ通道的接地跟踪具有一定电压偏移的共模电压。如果DAQ信号链能够跟踪与传感器相关的共模电压,就无需使用输入信号调理电路来支持较大的输入共模电压,并消除对下游电路来说较高的共模电压。这种隔离还可带来安全性,并消除可能会影响测量精度的接地环路。

在功率分析仪应用中,在所有DAQ通道中实现采样事件同步至关重要,因为与采样电压相关的时域信息不匹配会影响后续计算和分析。为了在通道间同步采样事件,ADC采样时钟通过LVDS隔离器从背板发出。

在图3所示的隔离式DAQ架构中,以下这些抖动误差源会增加控制ADC中采样保持开关的采样时钟上的总抖动。

1.参考时钟抖动

采样时钟抖动的第一来源是参考时钟。该参考时钟通过背板传输至每个隔离式精密高速DAQ模块和其他插入背板的测量模块。该时钟用作FPGA的时序参考;所以,FPGA中的所有事件、数字模块、PLL等的时序精度都取决于参考时钟的精度。在没有背板的某些应用中,使用板载时钟振荡器作为参考时钟源。

2.FPGA抖动

采样时钟抖动的第二来源是FPGA带来的抖动。注意,FPGA中包含一条触发-执行路径,并且FPGA中PLL和其他数据模块的抖动规格都会影响系统的整体抖动性能。

3.LVDS隔离器抖动

采样时钟抖动的第三来源是LVDS隔离器。LVDS隔离器产生附加相位抖动,会影响系统的整体抖动性能。

4.ADC的孔径抖动

采样时钟抖动的第四来源是ADC的孔径抖动。这是ADC本身固有的特性,请参阅数据手册查看具体定义。

3.jpg

3.通道与通道之间的隔离DAQ架构

有些参考时钟和FPGA抖动规格基于相位噪声给出。要计算对采样时钟的抖动贡献,需要将频域中的相位噪声规格转化为时域中的抖动规格。

根据相位噪声计算抖动

相位噪声曲线有些类似于放大器的输入电压噪声频谱密度。与放大器电压噪声一样,最好在振荡器中使用1/f低转折频率。振荡器通常用相位噪声来描述性能,但为了将相位噪声与ADC的性能关联起来,必须将相位噪声转换为抖动。为将图4中的图与现代ADC应用关联起来,选择100 MHz的振荡器频率(采样频率)以便于讨论,典型曲线如图4所示。请注意,相位噪声曲线由多条线段拟合而成,各线段的端点由数据点定义。

4.png

4.根据相位噪声计算抖动

计算等量rms抖动时,第一步是获取目标频率范围中的积分相位噪声功率,即曲线区域A。该曲线被分为多个独立区域(A1、A2、A3和A4),每个区域由两个数据点定义。假设振荡器与ADC输入端之间无滤波,则积分频率范围的上限应为采样频率的2倍,这近似于ADC采样时钟输入的带宽。积分频率范围下限的选择也需要一定的斟酌。理论上,它应尽可能低,以便获得真实的rms抖动。但实际上,制造商一般不会给出偏移频率小于10 Hz时的振荡器特性,不过这在计算中已经能够得出足够精度的结果。多数情况下,如果提供了100 Hz时的特性,则选择100 Hz作为积分频率下限是合理的。否则,可以使用1 kHz或10 kHz数据点。还应考虑,近载波相位噪声会影响系统的频谱分辨率,而宽带噪声则会影响整体系统信噪比。最明智的方法或许是对各区域分别积分,并检查各区域的抖动贡献幅度。如果使用晶体振荡器,则低频贡献与宽带贡献相比,可能可以忽略不计。其它类型的振荡器在低频区域可能具有相当大的抖动贡献,必须确定其对整体系统频率分辨率的重要性。各区域的积分产生个别功率比,然后将各功率比相加,并转换回dBc。已知积分相位噪声功率后,便可通过下式计算rms相位抖动(单位为弧度):

1653011113(1).jpg

以上结果除以2πf0,便可将用弧度表示的抖动0转换为用秒表示的抖动:

1653011084(1).jpg

更多详细信息,请参阅“MT-008教程:将振荡器相位噪声转化为时间抖动”。

量化参考时钟抖动

高性能DAQ系统中使用的参考时钟源一般为晶体振荡器,与其他时钟源相比,它可以提供更出色的抖动性能。

我们一般使用表1所示的示例在数据手册中定义晶体振荡器的抖动规格。在量化参考时钟的抖动贡献时,相位抖动是最重要的规格指标。相位抖动通常定义为边沿位置相对于平均边沿位置的偏差。

1.数据手册中给出的晶体振荡器抖动规格示例

符号

参数

测试条件

最小值

典型值

最大值

单位

JPER

周期抖动,rms

LVDS

XXX

ps

LVPECL

XXX

LVCMOS

fOUT   = 125 MHz

XXX

RJ

随机抖动,rms

LVDS

XXX

ps

LVPECL

XXX

LVCMOS

fOUT   = 125 MHz

XXX

DJ

确定性抖动

LVDS

XXX

ps

LVPECL

XXX

LVCMOS

fOUT   = 125 MHz

XXX

TJ

总抖动

LVDS

XXX

ps

LVPECL

XXX

LVCMOS

fOUT   = 125 MHz

XXX

fJITTER

相位抖动

12 kHz20 MHz

LVDS

XXX

fs

LVPECL

XXX

LVCMOS

fOUT   = 125 MHz

XXX

另一方面,有一些晶体振荡器指定相位噪声性能,而不是指定抖动。如果振荡器数据手册定义了相位噪声性能,可以将噪声值转化为抖动,如“根据相位噪声计算抖动”部分所述。

量化来自FPGA的抖动

FPGA中参考时钟的主要作用是提供触发信号,以启动FPGA中设定的不同并行事件。换句话说,参考时钟协调FPGA中的所有事件。为了提供更好的时间分辨率,参考时钟通常被传递到FPGA中的PLL,以增大其频率,因此,可能出现短时间隔事件。此外,需注意FPGA中包含一条触发-执行路径,其中,参考时钟被传递至时钟缓冲器、计数器、逻辑门等。处理抖动敏感型重复事件(例如,通过隔离将LVDS转化-开始信号提供给ADC)时,需要量化来自FPGA的抖动贡献,以合理预估整体系统抖动对高速数据采集性能的影响。

FPGA的抖动性能通常在FPGA数据手册中给出。也会在大部分FPGA软件工具的静态时序分析(STA)中给出,如图5所示。时序分析工具可以计算数据路径源和目的地的时钟不确定性,并将它们组合以获得总时钟不确定性。为了自动在STA中计算参考时钟抖动量,必须在FPGA项目中将其添加为输入抖动约束

5.png

5.静态时序分析(STA)示例视图

量化数字隔离产生的抖动

查看抖动的最基本方法是用差分探针去测量LVDS信号对,并且上升沿和下降沿上均要触发,示波器设定为无限持续。这意味着高至低和低至高的跃迁会相互迭加,因此可以测量交越点。交越宽度对应于峰峰值抖动或截至目前所测得的时间间隔误差(TIE)。比较图6和图7所示的眼图和直方图。有一些抖动是随机来源(例如热噪声)所导致,此随机抖动(RJ)意味着示波器上所看到的峰峰值抖动会受到运行时间的限制(随着运行时间增加,直方图上的尾巴会升高)。

6.png

6.ADN4651的眼图

7.png

7. ADN4651的眼图直方图

相比之下,确定性抖动(DJ)的来源是有界限的,例如脉冲偏斜所导致的抖动、数据相关抖动(DDJ)和符码间干扰(ISI)。脉冲偏斜源于高至低与低至高传输延迟之间的差异。这可以通过偏移交越实现可视化,即在0 V时,两个边沿分开(很容易通过图7中直方图内的分隔看出来)。DDJ源于不同工作频率时的传输延迟差异,而ISI源于前一跃迁频率对当前跃迁的影响(例如,边沿时序在一连串的1s或0s与1010模式码之后通常会有所不同)。

8.png

8.总抖动贡献来源

图8显示如何充分估算特定误码率下的总抖动(TJ@BER)。可以根据模型与测量所得的TIE分配之间的拟合状态来计算随机抖动和确定性抖动。此类模型中的一种是双狄拉克模型,它假设高斯随机分布与双狄拉克δ函数卷积(两个狄拉克δ函数之间的分隔距离对应于确定性抖动)。对于具有明显确定性抖动的TIE分布而言,该分布在视觉上近似于此模型。有一个难点是某些确定性抖动会对高斯分量带来影响,亦即双狄拉克函数可能低估确定性抖动,高估随机抖动。然而,两者结合仍能精确估计特定误码率下的总抖动。

随机抖动规定为高斯分布模型中的1 σ rms值,若要推断更长的运行长度(低BER),只需选择适当的多σ,使其沿着分布的尾端移动足够长的距离(例如,1 × 10-12位错误需要14 σ)即可。接着加入DJ以提供TJ@BER的估计值。对于信号链中的多个元件,与其增加会导致高估抖动的多个TJ值,不如将RJ值进行几何加总,将DJ值进行代数加总,这样将能针对完整的信号链提供更为合理的完整TJ@BER估计。

ADN4654RJDJTJ@BER全都是分别指定的依据多个单元的统计分析提供各自的最大值藉以确保这些抖动值在电源、温度和工艺变化范围内都能维持。

图9显示ADN4654 LVDS隔离器的抖动规格示例。对于隔离式DAQ信号链,附加相位抖动是最重要的抖动规格。附加相位抖动与其他抖动源一起使ADC孔径抖动增加,从而导致采样时间不准确。

9.png

9.ADN4654抖动规格

量化ADC的孔径抖动

孔径抖动是ADC的固有特性。这是由孔径延迟中的样本间变化引起的,与采样事件中的误差电压对应。在开关断开的时刻,这种样本间变化称为“孔径不确定性”或“孔径抖动”,通常用均方根皮秒(ps rms)来衡量。

在ADC中,如图10和图11所示,孔径延迟时间以转换器输入作为基准;应考虑通过输入缓冲器的模拟传输延迟ta的影响;以及通过开关驱动器的数字延迟tdd的影响。以ADC输入为基准,孔径时间ta’定义为前端缓冲器的模拟传播延迟tda与开关驱动器数字延迟tdd的时间差加上孔径时间的一半ta/2。

10.png

10.ADC的采样保持输入级

11.png

11.采样保持波形和定义

以ADAQ23875为例,孔径抖动仅约0.25 psRMS,如图12所示。此规格通过设计保证,但未经测试。

12.png

12.ADAQ23875孔径抖动

整体采样时钟抖动

量化图3所示的四大模块各自的抖动贡献之后,可以取四个抖动源的和方根(RSS)来计算控制采样保持开关的信号(或时钟)的整体抖动性能。

13.jpg

另一方面,如果使用了STA,则简化的时钟抖动计算公式为:

14.jpg

采样时钟抖动对SNR的影响

对控制采样保持开关的信号的整体抖动进行量化之后,现在可以量化抖动对DAQ信号链的SNR性能的影响程度。

Figure 13 illustrates the error due to jitter on the sampling clock.

图13显示采样时钟上的抖动所造成的误差。

15.png

13.采样时钟抖动造成的影响

通过下面的简单分析,可以预测采样时钟抖动对理想ADC的SNR的影响。

假设输入信号由下式给出:

16.jpg

该信号的变化速率由下式给出:

17.jpg

将幅度2πfVO除以√2可以获得dv/dt的rms。现在令ΔVrms = rms电压误差,Δt = rms孔径抖动tj,并代入这些

18.jpg

值:

19.jpg

求解ΔVrms

20.jpg

满量程输入正弦波的rms值为VO/√2。因此,rms信号与rms噪声的比值(用dB表示)由频率给出:

21.jpg

该公式假设ADC具有无限的分辨率,孔径抖动是决定SNR的唯一因素。图14给出了该公式的图形,它说明孔径和采样时钟抖动对SNRENOB有严重影响,特别是当输入/输出较高时。

22.png

14.抖动引起的数据转换器理论SNRENOB与满量程正弦波输入频率的关系

ADAQ23875ADN4654采样时钟抖动理想SNR计算

ADAQ23875的孔径抖动(典型值)为250 fs rms,ADN4654的附加相位抖动为387 fs rms (fOUT = 1 MHz)。在这种情况下,我们暂且不考虑参考时钟和FPGA的抖动贡献。

现在,根据ADC和隔离器的抖动规格,我们可以使用以下公式计算总rms抖动:

23.jpg

图14和图15显示了计算得出的隔离式精密高速DAQ系统的最大SNR和ENOB性能。SNR和ENOB随输入频率降低,与图13中所示的SNR理论图一致。

24.png

15.针对ADAQ23875ADN4654计算得出的SNR的最大值

25.png

16.针对ADAQ23875ADN4654计算得出的ENOB的最大值

结论

控制ADC中采样保持开关的信号(或时钟)中的抖动会影响精密高速DAQ信号链的SNR性能。在选择组成时钟信号链的各个部件时,了解会使总抖动增加的各种误差源非常重要。

当应用需要将DAQ信号链与背板隔离时,选择低附加抖动数字隔离器是保持出色的SNR性能的关键。ADI提供低抖动LVDS隔离器,可帮助系统设计人员在隔离信号链架构中实现高SNR性能。

参考时钟是采样时钟抖动的第一来源,所以需使用低抖动参考时钟以实现隔离高速DAQ的出色性能。此外,还需确保FPGA和参考时钟之间路径的信号完整性,避免路径本身带来额外误差。

致谢

作者感谢Michael Hennessy和Stuart Servis对本文的技术贡献。

参考资料

1.B. E. Boser和B. A. Wooley。“Σ-Δ调制模数转换器的设计。”IEEE固态电路杂志,第23卷第6期,1988年12月

2.Steven Harris。“采样时钟抖动对奈奎斯特采样模数转换器和过采样Σ-ΔADC的影响。”音频工程学会杂志,第38卷第7/8期,1990年7月/8月。

3.Kester, Walt.“MT-008教程:将振荡器相位噪声转换为时间抖动。”ADI公司,2009年。

4.Derek Redmayne、Eric Trelewicz和Alison Smith。“了解时钟抖动对高速ADC的影响。”ADI公司,2006年。

作者简介

Lloben Paculanan是ADI菲律宾GT公司的产品应用工程师。他于2000年加入ADI公司,先后担任多个测试硬件开发和应用工程职位;一直从事精密高速信号链µModule开发。他拥有美国泽维尔大学Ateneo de Cagayan学院工业工程技术学士学位,以及Enverga University的计算机工程学士学位。联系方式:lloben.paculanan@analog.com

John Neeko Garlitos是ADI公司的信号链μModule解决方案产品应用工程师。他从事信号链µModule开发,以及适用于Circuits from the Lab和参考电路的嵌入式软件工作。他于2017年开始在ADI菲律宾GT公司工作。他拥有菲律宾科技大学沙鄢分校电子工程理学士学位,以及菲律宾迪里曼大学电子工程硕士学位。联系方式:johnneeko.garlitos@analog.com

围观 70
评论 0
路径: /content/2022/100560499.html
链接: 视图
角色: editor
winniewei的头像
winniewei

Diodes 公司 (Diodes) (Nasdaq:DIOD) 今日宣布推出 PCIe® 3.0 封包切换器 IC。PI7C9X3G1632GP 提供弹性的多端口及信道宽度组合,提高效能表现及可用性。此设计有助于系统处理人工智能/深度学习工作负载、数据储存设备、数据中心的服务器、无线/有线电信基础设施及各种现代化嵌入式硬件。

ry8drpMFhT.jpg

PI7C9X3G1632GP 的基础架构由 2 片砖片组成,各具备 8 端口及 16 通道,可支持 32 信道的 SERDES,配置选项从 2 端口至 16 埠皆有。为满足各种潜在产品应用,如端口扇出及多个主机连接,可配置不同的端口类型,包括上行埠、下行埠及跨网域端点 (CDEP) 埠。

PI7C9X3G1632GP 内嵌有多个 DMA 信道,提高主机/主机及连接端点间的数据通讯效率。低封包转发延迟 (典型值 <150ns) 代表可实现高效能数据传输。PCIe 3.0 频率缓冲器的整合有助于降低总物料清单成本,并能简化实作程序。

切换器包含更多功能,如先进的错误报告、错误处理及端到端数据保护功能,对于确保持续传输可靠性极为重要。此外,使用内建热传感器能监测操作情况。

先进的电源管理功能可大幅节省能源消耗,PI7C9X3G1632GP 得以在 -40°C 至 85°C 的工业温度范围间运作,并可用于各种产品应用。

PI7C9X3G1632GP 封包切换器采用 676 接脚 FCBGA 封装,尺寸为 27mm x 27mm。

关于 Diodes Incorporated

Diodes 公司(NasdaqDIOD) 是一家标准普尔小型股 600 指数和罗素 3000 指数成员公司为消费电子、计算、通信、工业和汽车市场的全球领先公司提供高质量半导体产品我们拥有丰富的产品组合以满足客户需求,内容包括分立、模拟、逻辑与混合信号产品以及先进的封装技术。我们广泛提供特殊应用解决方案与解决方案导向销售,加上全球 31 个站点涵盖工程、测试、制造与客户服务,使我们成为高产量、高成长的市场中的优质供货商。详细信息请参阅 www.diodes.com

围观 35
评论 0
路径: /content/2022/100560498.html
链接: 视图
角色: editor