All Node List by Editor

winniewei的头像
winniewei

1112日  全球领先的电子元器件分销商富昌电子(Future Electronics)今日宣布,在持续加大中国市场投入的同时,其上海办公室正式迁入前滩新址。

SH Opening_PR_2.jpg

在开业仪式中,富昌电子首席运营官(Chief Operating OfficerOmar Baig通过视频致辞表达了祝贺,Baig表示:“上海新办公室的开业是富昌电子持续投资中国市场的又一重要信号。也传递了我们对于即将到来的2022年,以及在未来持续支持中国客户、合作伙伴和员工共同发展的一份承诺。”

“中国是我们在亚太地区非常重要的发展区域,”富昌电子亚太区行政总裁YH Chin补充道,“从1996年进入中国市场到今天,我们已陆续在中国各大主要城市建立了近20个分公司与办事处。我们相信中国市场的增长,并将全力支持该地区的长期发展。”

富昌电子上海新办公室的设计风格围绕着“未来的科技感”而展开,整体建筑面积将近2200平方米,设有独立工作区、移动办公区、员工休闲区、餐厅、培训室和多个多功能会议室,能为员工打造舒适、协同、高效的办公环境。

富昌电子中国区销售副总裁Raymond Huang向所有参加开业仪式的嘉宾表达感谢,Raymond表示:“我们为能提供以‘成就客户’ 为中心的价值主张而感到自豪。这种前瞻性思维确保我们能持续为客户传递价值,为合作伙伴带来增量业务。当然,这背后离不开大家的支持与陪伴。借此乔迁之际,我谨代表富昌中国致以最真挚的感谢!”

关于富昌电子:

富昌电子(Future Electronics)是一家全球性的电子元器件分销商,向客户提供全球供应链解决方案、定制化工程设计服务以及丰富的电子元器件产品种类,在业界享有盛名。富昌电子由Robert Miller先生于1968年创立,在全球44个国家/地区拥有170个办事处,并视其5500余名员工为公司重要的资产。作为一家全球整合的公司,富昌电子依托全球一体化信息平台,使客户能够实时查询库存情况和供需动态。凭借高水平的服务、先进的工程设计能力以及丰富的可销售库存,富昌电子始终秉承着成就客户®的理念。欲了解更多信息,请访问www.FutureElectronics.cn

围观 53
评论 0
路径: /content/2021/100555309.html
链接: 视图
角色: editor
winniewei的头像
winniewei

在近日举行的2021国际数字科技展暨天翼智能生态博览会上,英特尔联合中国电信天翼云创新构建算力云网,从云到边缘全面推进云网融合,并在展会现场全面展示了通过技术创新与生态构建服务千行百业数字化的最新成果。

1.png

英特尔销售与营销部副总裁兼亚太区运营商客户销售总经理庄秉翰表示:“随着云计算市场对算力的需求不断增长,加之5G技术产业端持续落地,越来越多全新场景需求不断爆发。可以预见,未来云网一体将成为竞争主战场,解决强算力、应对新场景更会成为行业必争之地。”

作为云计算核心,算力的重要性不言而喻。因此,面向各种行业及应用提供不同算力,进而提高效率、改变计算架构成为重中之重。为此,一方面,英特尔助力中国电信天翼云应对不断增长的算力需求,以突破异构计算等前沿科技,巩固其在中心云领域的领导地位。另一方面,借势原有网络端优势布局边缘、推动云边协同,在英特尔产品技术的支持下,中国电信天翼云建立ToB端全新业务增长点,成为客户可信赖的数字服务合作伙伴。基于此次活动,英特尔与中国电信天翼云展示了一系列双方联合创新成果。

英特尔联合中国电信天翼云打造的SD-WAN解决方案能够加速企业上云,提升分支入网、互联和网关效率,从而提高企业应用网络连接体验。而为助力不同行业及应用实现算力资源合理分配,英特尔还携手中国电信天翼云联合创新智能网卡、弹性裸金属服务器产品,释放被网络消耗的服务器CPU和内存资源,卸载网络负载,提升天翼云主机虚拟化效率,并探索未来异构计算的平台架构。基于英特尔FPGA SmartNIC C5000x平台的智能网卡还可以通过从服务器CPU上卸载网络功能提高网络吞吐量,并降低延迟,从而帮助改善数据中心性能。此外,这些智能网卡支持定制,可以从服务器CPU上卸载网络管理和安全功能,从而能够提高数据中心的自动化水平和安全性。

此外,由于全球算力需求每3.5个月就会翻一倍,面向企业全新算力需求,英特尔还携手中国电信天翼云在算力网络建设方面进行了深入探索,共同构建边缘一体机。英特尔联合中国电信天翼云共同推出天翼云ECXK8S管理节点)、天翼云边缘节点(如果控制面单独部署)及5G专网一体机平台,不仅实现天翼云节点和天翼云边缘节点的统一管理调度,包括镜像管理、应用分发等,还达到边缘一体化、云网融合,构建云原生网元,实现云边协同。

而在深入探索AR/VR领域过程中,英特尔还与天翼云合作为用户打造能够提供全网络接入、高清正版内容、多终端沉浸式体验的游戏服务平台,让游戏玩家通过即点即玩的方式,全场景快速便捷地体验游戏乐趣,全面增强云游戏体验。英特尔®至强®可扩展处理器与英特尔®服务器GPU的组合,还能够为安卓云游戏以及OTT实时视频直播的高密度媒体转编码提供高密度、低时延解决方案。英特尔®服务器GPU采用英特尔Xe-LP微架构(英特尔能效最高的图形架构),专为高密度、低时延的安卓云游戏和流媒体服务而设计,能够从容面对高密度云渲染负载。与此同时,基于英特尔®服务器GPU,英特尔和中国电信天翼云还共同打造了具有拍照、文件共享等功能的云手机,更好地满足了用户对终端产品低时延、大带宽需求。

在算力需求呈指数级增长的时代,英特尔正在通过包括无所不在的计算、从云到边缘的基础设施、无处不在的连接及人工智能在内的“四大超级技术力量”来推动技术创新与变革来应对复杂挑战。而未来,英特尔也将继续凭借领先的云网边产品组合、软硬加速方案及通用参考设计,与国内外所有生态合作伙伴携手推动技术创新,推动5G应用百花齐放,共筑数字经济繁荣发展!

关于英特尔

英特尔(NASDAQ: INTC)作为行业引领者,创造改变世界的技术,推动全球进步并让生活丰富多彩。在摩尔定律的启迪下,我们不断致力于推进半导体设计与制造,帮助我们的客户应对最重大的挑战。通过将智能融入云、网络、边缘和各种计算设备,我们释放数据潜能,助力商业和社会变得更美好。如需了解英特尔创新的更多信息,请访问英特尔中国新闻中心newsroom.intel.cn 以及官方网站 intel.cn

围观 64
评论 0
路径: /content/2021/100555308.html
链接: 视图
角色: editor
winniewei的头像
winniewei

4K超清视频影像赋能智能安防应用

技术先进的CMOS图像传感器供应商思特威(SmartSens),正式推出基于其全性能升级技术SmartClarity®-2面向智能安防应用的4K图像传感器8MP新品——SC830AI。至此思特威已推出了覆盖2MP~8MP安防主流的全性能升级产品,AI Series产品线布局进一步完善。

智能安防对CMOS图像传感器成像的清晰度以及场景覆盖率的要求将会持续提升,同时驱动了720P/1080P2K4K的分辨率升级。据TSR 2021最新调研报告显示,预计CIS全球市场8MP出货量,将从2020年的295万激增至2025年的1500万,未来800万像素市场增长强力。

1.png

全线升级SmartClarity®-2,迈向4K超清影像

早在2019年思特威就已率先推出业内第一颗1/3英寸的4K图像传感器,并受到了市场与客户的双重好评及认可。此次推出的新品便是继该颗芯片取得成功后,思特威不断超越自我,成像性能重磅升级的又一芯片佳作。新产品SC830AI同样依托于思特威SmartClarity®-2技术,性能实现全面化提升,随着智能安防领域4K大视场角应用的普及,势必将拥有更佳的市场表现。SC830AI采用BSI像素工艺并搭载思特威PixGain技术,相较前代产品,满阱电子大幅提升了30%,进而有效增加了日间成像的最大信噪比,其Max SNR提升了1.4dB,同时可支持100dB的行交叠宽动态HDR,保障了白天强光下亮部与逆光下暗部画面的细节呈现。此外,得益于影院级色彩视效技术的加持,SC830AI可实现色彩更加绚丽的4K超清影像。

2.jpg

高温适用性增强,超低照表现更出色

考虑到安防摄像机需要进行全天候的工作,SC830AI改善了高温成像性能的同时采用思特威超低噪声外围读取电路技术,相较前代产品其暗电流大幅降低了30%,白点降低了27%,提升了安防摄像机高温场景的适用性。此外,SC830AI搭载思特威创新的SFCPixel®专利技术与先进的近红外感度NIR+技术,在超低照环境中依旧能实现出色的夜视成像性能。

3.jpg

思特威副总经理欧阳坚先生表示:“在智能安防升级浪潮中,思特威扮演着行业赋能者的角色,此次推出的面向中高端智能安防应用的8MP高性能图像传感器新品,是SmartClarity®-2技术在AI系列升级的倾力之作,至此思特威已完成了覆盖主流2MP~8MPAI全线产品升级,将更好地以高性能4K超清视频影像为高端安防智视应用赋能。”

4.jpg

目前,SC830AI已接受送样,预计将于2021Q4实现量产。想了解更多关于SC830AI产品的信息,请与思特威销售人员联系。

关于思特威SmartSens Technology

思特威(上海)电子科技股份有限公司(SmartSens Technology)是一家从事CMOS图像传感器芯片产品研发、设计及服务的高新技术企业,2011年创立,总部设立于中国上海,在北京、深圳、杭州、香港、新竹以及美国圣何塞等多个城市设有研发中心与销售办公室,网络遍及全球。思特威以创新为驱动,专注于为客户提供面向未来和全球领先的CMOS图像传感器芯片产品。凭借一支精于创新、覆盖全球的研发团队,思特威自主研发出了优秀的夜视全彩技术、SFCPixelTM专利技术、Stack BSI的全局曝光技术等诸多业内领先的创新技术。

自成立以来,思特威始终专注于高端成像技术的创新与研发,凭借性能优势在同质化竞争中脱颖而出,得到了更多客户的认可和青睐。公司产品也不断成熟并确立了安防领域行业领先地位,产品遍及安防监控、车载影像、机器视觉及消费类电子产品(运动相机、无人机、扫地机器人、智能家用摄像头)等应用领域。自2017年起,思特威已连续多年在CIS产品安防领域全球市场占有率上保持领先,并已成为消费类机器视觉领域Global Shutter CIS龙头企业。今后亦将在人工智能、手机影像、车载电子等新兴应用领域不断拓展创新。欲了解更多信息,请访问: www.smartsenstech.com

围观 127
评论 0
路径: /content/2021/100555307.html
链接: 视图
角色: editor
winniewei的头像
winniewei

https://www.iar.com/knowledge/learn/functional-safety/integrated-code-analysis-in-functional-safety-tools/

目前,越来越多的汽车、工业和其他应用都在强调功能安全性(functional safety),其开发过程也需要先进和完善的工具链支持,以及一些重要的开发工具使用经验。作为功能安全性产品的研发工程师,一定听说过类似MISRA C的静态代码检查,以及其他一些代码标准和自动化检查工具。但是,在日常的开发流程中,仅仅知道这些标准并不代表着能够高效地让代码符合代码标准。

本文将从代码标准本身、以及配套的检查工具如何使用及流程两方面,通过以业界常见的IAR开发工具链为例来提供一些思路,解释为什么在开发需要安全认证的产品时,推荐使用其自带的代码分析工具。在实际应用中,针对Renesas RXArm系列内核,C-STAT 静态代码分析和 C-RUN 运行时分析组件往往都作为插件,被添加到IAR Embedded Workbench开发环境中。

功能安全标准与代码分析

IEC 61508 2.0 版的第 3 部分中,对安全类系统的软件作出了规定,要求必须采用可靠良好的开发流程。例如,第 7 部分“技术和措施概述”的第 C.4.2 节中指出要使用编程语言子集:

目的:降低引入编程错误的概率,并增加发现残余错误的概率。

描述:对编程语言进行检查,比如使用静态分析法来确定容易出错或难以分析的编程结构。然后定义编程语言子集来排除此类编程结构。

C.4.2 节还指出,如果软件的安全完整性等级 (SIL) 高于 1,则建议在未设定此类限制的情况下使用 C 语言进行编程。换言之,如果您想使用C/C++ 软件开发 SIL 2-4 认证系统,则基本上都需要使用静态分析工具。

类似地,对于运行时分析,第 7 部分“技术和措施概述”的第 B.6.5 节“动态分析和测试”指出:

目的:通过对即将完成的原型进行动态行为检查,检测是否存在规范失效问题。

描述:对安全类系统进行动态分析的方法是,在安全类系统的基本可运行原型上,运行目标环境中的典型输入数据。如果经观察,安全类系统的行为符合所要求的行为,则表明系统通过了分析检查。如果安全类系统出现任何失效问题,则必须予以纠正,然后重新分析新的可运行版本。

下面我们来看看 C-RUN 是如何满足此类分析需求的:

C-RUN 是集成在编译器和 C-SPY 调试器中的工具。借助此工具,可在运行时观察可执行代码,并报告代码在运行时出现的异常行为。C-RUN 会执行算术检查、边界检查和堆检查,并且可在 IAR Embedded Workbench 的工程设置中轻松进行配置:

1.jpg

运行时分析工具的一般特点是误报率低,C-RUN 也不例外。换言之,C-RUN 报告的错误很可能是真的错误,因为执行和分析的均为真实代码,并且是在真实的目标系统上进行的。C-RUN 可查看有关应用程序状态的所有信息,并会报告实际发生的错误。尽管如此,在执行过程中,您可设置适当的 C-SPY 消息规则,让检测到的错误通过检查,如下图所示。

2.jpg

不过,运行时分析也有一些不足。首先,使用这种方法时,通常要到软件开发流程的后期才能发现问题,因为运行时分析工具需要使用代码的可执行文件。此外,运行时分析仅对实际运行的应用程序部分进行检查。如果无法触发所有条件使得应用程序的全部代码都得到分析,则最终将有部分代码处于未经测试的状态。尽管如此,C-RUN 仍可提供非常有价值的反馈,并且由于其与 IAR Embedded Workbench 深度集成,所以非常易用。

接下来说说 C-STAT,这是一种静态分析工具,可通过执行一项或多项规则检查来发现是否存在偏离编码规则的问题。C-STAT 检查代码是否符合 MISRA C:2012MISRA C++:2008 MISRA C:2004 规定的规则,以及对应 CWE CERT C/C++ 所涵盖的各种问题的检查。跟 C-RUN 一样,在 IAR Embedded Workbench 的工程设置中也可轻松地对 C-STAT 进行配置。

3.jpg

C-RUN 不同的是,C-STAT 无需实际运行应用程序,即可检查代码是否存在缺陷。它能在不依赖程序的执行路径及所使用的数据集的情况下找到错误。C-STAT 可在软件开发流程的早期发现错误和缺陷,实际上从开发的第 1 天就可以使用,而且不会影响系统性能。

虽然市面上有几款独立的静态分析工具可供 C/C++ 开发人员使用,但 C-STAT 的一大优势在于可直接投入使用,无需进行繁琐的配置。而且,它能理解和分析专为高效嵌入式编程设计的各种 IAR Systems特定的C/C++ 语言结构。将 C-STAT 集成到日常开发中,就可以轻松地检查代码是否符合大部分重要编码规则。这样就能为后期的测试和调试省下更多的时间和资源。

C-STAT 可集成到 IAR Embedded Workbench IDE 中,与常规的构建工具一样简单易用:

4.jpg

对于检测到的每个错误,在线帮助系统中都会有相应的描述,按下 F1,就可看到对应的规则说明和相应的示例代码来说明如何满足该规则:

5.jpg

可生成 HTML 格式的报告,用以记录测试结果:

6.jpg

结语

回到本文第一部分谈到的功能安全标准,来看看上述工具如何帮助您的软件达到规定标准。

7 部分“技术和措施概述”的第 C.4.2 节中指出要使用编程语言子集:对编程语言进行检查,比如使用静态分析法来确定容易出错或难以分析的编程结构。然后定义编程语言子集来排除此类编程结构。

对此,C-STAT 能够派上用场,可检查代码是否符合 MISRA 规定的规则。如前所述,如果想使用 C/C++ 软件开发 SIL 2-4 认证系统,则确实需要使用静态分析工具。

再来看第 B.6.5 节“动态分析和测试”:对安全类系统进行动态分析的方法是,在安全类系统的基本可运行原型上,运行目标环境中的典型输入数据。如果经观察,安全类系统的行为符合所要求的行为,则表明系统通过了分析检查。如果安全类系统出现任何失效问题,则必须予以纠正,然后重新分析新的可运行版本。

用于运行时分析的 C-RUN 虽然无法全面检查整个安全类系统中的所有动态行为,但它仍是一个非常好用的工具,至少能在安全类系统的软件部分中找到真实存在的和潜在的错误。需要记住的是,必须将安全概念与系统的危险失效率关联起来,而不仅仅是组件(如软件)的失效率。

用于运行时分析的 C-RUN 和用于静态分析的 C-STAT 是两类不同的代码质量分析工具,在安全类软件的开发中都非常有用,二者不形成竞争关系,而是构成优势互补。因此,IARC-RUN C-STAT工具 能为开发人员带来互补的代码检查能力,自然而然地集成到日常的开发流程中。在IAR的评估版工具中自带C-RUNC-STAT插件,欢迎工程师朋友们试用。

围观 114
评论 0
路径: /content/2021/100555304.html
链接: 视图
角色: editor
winniewei的头像
winniewei

在今天举行的第三届中国超级算力大会(ChinaSC 2021)上,英特尔宣布与中国科学院计算技术研究所(以下简称“中科院计算所”)结成战略合作伙伴关系。英特尔和中科院计算所将共同建立中国首个oneAPI卓越中心,以扩大oneAPI对中国本土国产硬件的支持及使用oneAPI来开发全栈式开源软件。本次合作将加强中科院计算所在oneAPI行业计划中的参与力度。在这之前,中科院计算所已经加入到了oneAPI 技术顾问委员会 Technical Advisory Boards),并对开源数据并行C++编译器(DPC++)的实现做出了贡献。

1.jpg

英特尔软件和先进技术事业部副总裁兼中国区总经理谢晓清

英特尔软件和先进技术事业部副总裁兼中国区总经理谢晓清表示:“在加速数字化变革的新时代,英特尔的软件优先在加速跨不同架构计算上(CPU、GPU、FPGA、其他加速器)携手更广泛的开放生态系统,让开发者既可以打破基于单个厂商的封闭式编程模型的限制,也可以交付卓越的性能和生产力。与中科院计算所建立oneAPI 卓越中心将促进共同开发开源项目,进而有助于建立和推进在中国的开放行业标准。”

2.jpg

中科院计算所高性能计算机研究中心主任谭光明

中科院计算所高性能计算机研究中心主任谭光明表示:“高性能计算是‘求解’数字化浪潮下复杂问题的主要手段,基于对未来计算的共同愿景,我们通过与英特尔在创新开源软件及其他技术方面的合作,携手解决面临的计算挑战。我们将充分发挥各自的特色,在开源软件领域开拓出新机遇,为数字化变革注入更多动力。”

四大超级技术力量——无所不在的计算、从云到边缘的基础设施、无处不在的连接、人工智能,推动着各行各业的数字化浪潮。软件在这股浪潮中发挥着关键性、引领性、基础性作用,是推动创新突破的强劲引擎。中科院计算所是中国第一个专门从事计算机科学技术综合性研究的学术机构,依托各自的优势,此次合作相得益彰。主要包括以下方面:

  • 扩展oneAPI以支持更多硬件:基于开放的oneAPI规范,双方将扩展oneAPI统一编程框架,从而实现对中国本土加速器的支持。这个框架将简化并行软件的开发、迁移,充分挖掘不同硬件性能。并且,双方还将共同推广合作建立的开源软件项目,并参与中国的行业标准建设。

  • 课程教学与开发双方将开展围绕oneAPI为核心的课件开发,并把oneAPI内容添加到相关在授课程以及学生动手实验中。学生可注册oneAPI DevCloud并完成实验,开发新的oneAPI应用以丰富学生动手实验案例库。

  • 探索智能交通典型应用情况下,加速计算的配置及其优化:基于共同的工作成果,中科院计算所以智能交通领域的多摄像头输入智能分析和实时车路协同控制作为典型应用开展研究,目标是通过赋能智能车辆来提高高速公路的安全性和运行效率。双方将共同推动智能交通+算力互联网示范应用建设,携手推进相关标准。

首次落地在中国的oneAPI卓越中心,将与全球其他oneAPI卓越中心一起推动oneAPI生态系统的发展。

关于oneAPI

oneAPI提供开放、统一的跨架构编程模型,旨在简化跨多架构的开发过程(如CPU、GPU、FPGA、其他加速器)。oneAPI让开发者在一个开放、基于标准的编程环境中,打破基于单个厂商的封闭式编程模型的限制,为加速计算提供出色性能,并且允许代码持续迭代。在oneAPI的加持下,开发者可以自由选择架构以解决他们所面临的问题,无需为了新的架构和平台而重写软件。

关于英特尔

英特尔(NASDAQ: INTC)作为行业引领者,创造改变世界的科技,推动全球进步并让生活丰富多彩。在摩尔定律的启迪下,我们不断致力于推进半导体设计与制造,帮助我们的客户应对最重大的挑战。通过将智能融入云、网络、边缘和各种计算设备,我们释放数据潜能,助力商业和社会变得更美好。如需了解英特尔创新的更多信息,请访问英特尔中国新闻中心newsroom.intel.cn 以及官方网站 intel.cn

围观 39
评论 0
路径: /content/2021/100555303.html
链接: 视图
角色: editor
winniewei的头像
winniewei

根据TrendForce集邦咨询研究显示,2021年前三个季度(1~9月)新能源车市场销量(包含BEV 及PHEV)共计达420万辆,其中纯电动车(BEV)达292万辆,年成长率为153%;插电混合式电动车(PHEV)达128万辆,年成长率为135%。相较于整体汽车市场因半导体缺货与疫情干扰下致使成长受阻的情形,新能源车的销量表现仍相当亮眼。

纯电动车部分,特斯拉(Tesla)以21.5%的市占率稳居第一,前三季的总销量已经超越其在2020的全年成绩。第二名为五菱宏光,持续维持高销量的主因除了低价之外,另一个原因为销售区域从过去的中国三、四线城市逐步扩展到一、二线城市,显示其消费族群正在扩大与转变。比亚迪与Volkswagen分别为第三名和第四名,其中Volkswagen在2021年十分积极地将其纯电动车系列收敛至ID. Family,第三季开始几乎皆以ID.系列车款为主要纯电动车款销售。纯电动车市场虽成长快速,但在传统车厂加速推出车款、新兴车厂开始交车后皆让竞争加剧。

然而,相较于传统燃油车,新能源车仅是受半导体缺货的影响较小,而非完全不受影响,加上限电、疫情导致的运输受限等都对车厂的产能有不同程度的冲击,成为市占率产生波动的因素之一。

插电混合式电动车方面,值得一提的是比亚迪跃居第二名成为亮眼的黑马,归功于其推出搭载新混动技术DM-i的车款,使之从今年第二季起销量开始大幅提升,前九个月的总和已超越多个欧系车厂。而PHEV在市占率的变化也与BEV相似,由于市场竞争情况越趋激烈,各车厂的整体销量皆有成长但市占率拉升困难。

展望后续新能源车市场,TrendForce集邦咨询认为,在传统国际车厂的纯电平台陆续投入生产车款后,纯电车款的数量增幅加大且推出市场的速度加快,并且接下来的1~3年是新创品牌、跨界造车企业陆续实现量产的时间点,故新能源车的排名与市占还有许多变动的空间。

微信图片_20211112141200.png

文稿来源:TrendForce集邦

围观 43
评论 0
路径: /content/2021/100555300.html
链接: 视图
角色: editor
winniewei的头像
winniewei

客户数量突破50家,用于其100余款人工智能芯片,应用在10个主要市场领域

领先的芯片设计平台即服务(Silicon Platform as a Service,SiPaaS®)企业芯原股份(股票代码:688521)今日宣布其面向人工智能应用的神经网络处理器(Vivante[1] NPU)IP取得了里程碑式的市场成绩:已被50家客户用于其100余款人工智能芯片中。这些内置芯原Vivante NPU 的芯片主要应用于物联网、可穿戴设备、智慧电视、智慧家居、安防监控、服务器、汽车电子、智能手机、平板电脑、智慧医疗这10个市场领域。

芯原的Vivante NPU是性能优异的计算机视觉和人工智能处理器,采用了可编程、可扩展、低功耗架构设计。其单卷积运算核性能可从0.5 TOPs到20 TOPs,在进行多卷积运算核扩展后,NPU最大算力可以达到500 TOPs,充分满足从超低功耗可穿戴设备到数据中心高性能计算的全面需求。芯原Vivante NPU还可针对不同芯片尺寸和功耗预算进行定制化设计,是具成本效益的优质神经网络加速引擎。其完整的软件栈和SDK,支持主流的深度学习框架,包含Tensorflow、PyTorch、ONNX、TVM、IREE等。此外,Vivante NPU提供从模型转换、量化、图优化、在线编译或离线编译,到最终设备部署的所有环节的成熟解决方案,帮助客户快速推出产品。

作为中国排名第一,全球排名第七的半导体IP提供商[2],芯原已拥有六类自主处理器IP。除Vivante NPU外,其他分别为图形处理器(GPU)、视频处理器(VPU)、数字信号处理器(DSP)、图像信号处理器(ISP)和显示处理器(Display Processor)。芯原Vivante NPU IP可与公司其他自有处理器IP协同,以实时增强图像、音频等信号,提供更卓越的用户体验。该NPU协同技术目前已被应用于行业领先企业的旗舰电视产品中。

“神经网络处理技术可以与其他如ISP等技术进行深度内联与耦合,以达到颠覆性的应用效果,”芯原执行副总裁兼IP事业部总经理戴伟进表示,“基于芯原成功的Vivante NPU,我们正专注于搭建更加完善的人工智能硬件、软件生态系统,并提供开源的标准与机器学习框架。目前我们开源的TIM-VX(Tensor Interface Module)项目已获得行业领先企业的广泛采用,使其能够建立智能的生态系统。”

关于芯原

芯原微电子(上海)股份有限公司(芯原股份,688521.SH)是一家依托自主半导体IP,为客户提供平台化、全方位、一站式芯片定制服务和半导体IP授权服务的企业。在芯原独有的芯片设计平台即服务(Silicon Platform as a Service, SiPaaS)经营模式下,通过基于公司自主半导体IP搭建的技术平台,芯原可在短时间内打造出从定义到测试封装完成的半导体产品,为包含芯片设计公司、半导体垂直整合制造商(IDM)、系统厂商和大型互联网公司在内的各种客户提供高效经济的半导体产品替代解决方案。我们的业务范围覆盖消费电子、汽车电子、计算机及周边、工业、数据处理、物联网等行业应用领域。   

芯原拥有多种芯片定制解决方案,包括高清视频、高清音频及语音、车载娱乐系统处理器、视频监控、物联网连接、数据中心等;此外,芯原还拥有6类自主可控的处理器IP,分别为图形处理器IP、神经网络处理器IP、视频处理器IP、数字信号处理器IP、图像信号处理器IP和显示处理器IP,以及1,400多个数模混合IP和射频IP。

芯原成立于2001年,总部位于中国上海,在中国和美国设有6个设计研发中心,全球共有11个销售和客户支持办事处,目前员工已超过1,300人。


[1] Vivante 是芯原 IP 产品线的一个品牌

[2] 数据援引自国际研究机构IPnest报告《IPnest Design IP Report, 2021》

围观 79
评论 0
路径: /content/2021/100555298.html
链接: 视图
角色: editor
winniewei的头像
winniewei

昨(11)日晚间,中芯国际发布三季度财报,同时宣布了几项重大人事变动。

蒋尚义辞任公司副董事长、执行董事及董事会战略委员会成员职务,自2021年11月11日起生效;

梁孟松将辞去执行董事一职,专注于履行其作为联合CEO的职责;

周杰将辞任中芯国际非执行董事、董事会薪酬委员会成员及董事会审计委员会成员职务;

杨光磊辞任独立非执行董事及薪酬委员会成员职务;

高永岗已辞任公司秘书职务,专注于履行其作为代理董事长、执行董事兼首席财务官的职责。

1.png

Source:中芯国际公告

值得注意的是,此次人事变动后,中芯国际董事会中再无台积电背景董事。

最近一年,是中芯国际人事动荡的一年。

2020年12月,中芯国际宣布蒋尚义获委任为中芯国际董事会副董事长、第二类执行董事及战略委员会成员。而在当日,梁孟松就向董事会递交书面辞呈,后经安抚继续担任中芯国际联合首席执行官。

风波未平又起,在今年,中芯国际技术研发副总裁吴金刚博士,公司董事长兼执行董事周子学接连离职。

高层人事频繁变动,对公司而言不是一件好事。此次蒋公的离任,对中芯国际或许是一次不小的打击。

据中芯国际发布三季报,第三季度营业收入和毛利率双创新高,营业收入为92.81亿元,环比增长5.5%,同比增长21.5%;毛利率为30.2%,环比增长3.7个百分点,同比增长3.9个百分点。

展望四季度业绩,中芯国际表示,四季度公司将继续保持成长势头,营业收入预计环比增长11%到13%,毛利率预计在31%到33%之间。基于前三个季度的业绩和四季度指引,公司全年营业收入增长及毛利率目标均上调到29%左右。

来源:拓墣产业研究

围观 68
评论 0
路径: /content/2021/100555297.html
链接: 视图
角色: editor
winniewei的头像
winniewei

从头开始设计芯片,从成本、专业知识和时间角度来看,需要几乎无法估量的投资;最终,IC/芯片设计只能交由在此领域具有持续积累的公司。有时,一群怀才不遇的工程师会从一家大公司出来,创建一家初创公司并制造 IP。然而,进入的门槛通常如此之高,以至于新想法甫一出世,就立马夭折了。

当今世界已经到处都是功能繁多和性能卓越的,以往只出现在科幻小说里的高科技产物。当我们使用联网设备并使用可以媲美过去的“超级计算机”的手机拍摄高清照片时,很少有人会考虑其中的底层技术。

而更加鲜为人知的是,产品规格与市场需求的相互作用所形成的矛盾愈趋强烈与复杂,使得产品迭代的设计生产与相关投入产出的合理性,也变得愈发棘手。

对具有更低功耗和更多功能的小型设备的不懈追求,推动了对更高集成度的需求。因此,这需要更小的硅片尺寸,要求设计人员采用 28nm、16nm、12nm、7nm、5nm 及更精微的工艺。

而每一次硅工艺的更新,对设计和制造成本都会带来非线性增长。基于精微工艺的设计需要越来越稀缺的专业知识、更长的设计时间、更昂贵的设计工具,并带来更高的程序风险。

这些呈指数增长的设计成本必须由项目生命周期内出货的产品分摊。不幸的是,随着全球竞争的加剧、应用功能多样性在增加、而产品的生命周期却在缩短。因此,符合经济效益的定制型芯片项目越来越少,同时能汇聚这些愈发稀缺的人才的公司也越来越少。

至少从理论上讲,诸如 FPGA 之类的可重新编程技术可以缓解其中的许多问题,但传统的 FPGA 体积大、效率低且价格昂贵,通常只用来做原型验证和调试。易灵思 通过生产低功耗、高效、密度足以运行计算密集型任务、且为大批量采用定价的FPGA,直接满足了这些相互制掣的动态市场需求。

本文讨论了 AI 硬件设计和部署背后的经济学,将其优势和考虑与 易灵思 的 FPGA 技术联系起来,阐明了当有更好的硬件平台可选时,芯片设计和制造的巨额成本与负担如何变得越来越不合理。

1.png

定制硅的巨大成本——细细道来

从头开始设计芯片,从成本、专业知识和时间角度来看,需要几乎无法估量的投资;最终,IC/芯片设计只能交由在此领域具有持续积累的公司。有时,一群怀才不遇的工程师会从一家大公司出来,创建一家初创公司并制造 IP。然而,进入的门槛通常如此之高,以至于新想法甫一出世,就立马夭折了。

这种硬件“障碍”从本质上扼杀了创新,尤其是在新兴的计算密集型 AI 领域;在该领域,特别是每个垂直行业的关键和非关键任务的应用层出不穷。这种软件所需的处理能力具有复杂、计算密集、高耗电、且总在更新等特征。通常情况下,用定制芯片来支持这些不断变化的需求,其成本是不合理的(图 1)。

设计开发成本

首先,需要电子设计自动化 (EDA)软件来执行基本的 IC 和布局设计、模拟和验证。EDA 软件生态系统为设计流程的各个方面提供了丰富的工具,可以在预期框架内优化设计。EDA软件的价格高昂,单个授权每年的费用从数万美元到数十万美元。考虑到要用在数十到数百台机器上,相应成倍增加的费用、会轻易突破百万美元大关。

这只是涉足芯片制造成本的一方面。为了生成最终产品,公司可能会购买 模拟或数字的软硬核IP,以将特殊的 I/O 功能集成到他们的设计中。IP核开发行业本身就是个价值数十亿美元的产业;

正因如此,购买IP的成本也将轻易突破百万美元量级。如果一家公司资金充裕,那么购买来自专业无晶圆厂半导体公司的硅片级 IP, 比花费时间和工程开工费(NRE),在企业内部自己做IP要简单和快捷得多。

制造成本

完成芯片设计是一项艰巨工作,其中流片过程需要工程师团队在广泛的全局模拟、分析、关键设计审查、电路迭代/布局改进和掩模数据准备后才签发,以确保设计的可制造性并生成光掩模的最终 GDSII 文件。随着晶体管尺寸的缩小,光掩模的质量对于精确制造最初设计的芯片至关重要。

整个过程很容易出错,因为它是从软件设计到芯片生成的转变。公司在这种耗资数百万美元的制造过程中投入巨资,通常会依靠多项目晶圆 (MPW,又称为silicon“shuttle”)来降低风险。

它们允许设计公司通过购买部分 MPW 并与多方分摊总掩模成本,在流片之前生产该芯片的样片。这些选择允许 IC 公司在完全流片投资之前,拿到并验证几千个样片。

测试和封装成本

为了最大限度地提高新型堆叠芯片级封装 (SCSP)和系统级封装 (SiP)设计的良率,供应商要求芯片制造商提供已知良好的裸片(KGD)。虽然这会增加裸片的成本,但最终会降低封装缺陷器件的成本。

裸片测试是个棘手过程,涉及定制的测试卡,其中数以千计的探针压在微凸块上,通过电压、电流和温度应力测试来测试缺陷。有缺陷的裸片被封存,而 KGD 被运到封装厂进行组装。所有这些额外的步骤都伴随着额外的成本考虑。封装裸片本身是门科学,既有寄生电感和电容、也有严格的热管理考虑。

电-热协同仿真对于检测和优化热问题是必要的,这又为最终设计增加了另一层次的复杂性和专业知识。热分析后,封装厂交付测试好的器件准备组装。但是,经常会出现硬件/软件升级的情况,这时,整个过程将从头再来。这令整个流程的成本飞涨,致使较小玩家无法进入 ASIC 或 IP 设计领域。

2.png

图 1:围绕定制芯片的设计和开发过程及其相关成本

满足 AI 成本和计算需求的当前解决方案

摩尔定律的崩溃:更小的器件几何尺度背后的挑战

摩尔定律的明显放缓进一步加剧了出品定制芯片的不可行性,从而使晶体管尺寸和功率密度呈指数级改良的黄金时代已止步不前。遵循此逻辑,为满足芯片越来越高的性能要求,制造商不得不转向制造大芯片。

然而,随着芯片尺寸的增加,缺陷和错误制造的风险会增加,良率就会下降。这促使半导体制造商和设计公司寻求其它可行的解决方案,包括将单片 IC 的功能分解为互连的较小芯片,以执行计算密集型处理。

小芯片

小型器件的封装在 1980 年代,已从多芯片模组(MCM)发展到系统级封装设计,再到现在的小芯片。在小芯片设计中,原本的“大芯片”被划分为定制设计的、硬化的 IP 模块(或较小的裸芯),它们可被更经济地制造。

这些小芯片与其它模块共同优化,并通过标准化接口连接,犹如SoC 的功能,但以更低成本和更短时间构建。裸芯可以由不同的工艺建构,其中一些采用更经济的 28nm工艺,或者最新最尖端的 7nm(或更精微)光刻工艺。

而封装的拓扑结构则可以是基于 TSV 的硅中介层(2.5D)、堆叠芯片(3D)、嵌入式多芯片互连桥 (2.5D)或扇出 MCM 等。

与制造大型 SoC 并试图通过加进更多功能和性能来更新技术相比,基于小芯片的 ASIC 更具成本效益。理论上,每个模块都有可能被重用或扩展用于未来的硬件设计迭代;其中芯片到芯片的标准化接口可实现模块之间的互操作性,从而缩短上市时间。

从设计角度看,这种易于升级的能力不容忽视——库中易于取用的已成熟的芯片设计可与其它小芯片混合和匹配,以形成一个新系统。在实践中,定义良好的标准接口只占少数。

仍然有许多未标准化的接口对采用来自第三方的小芯片库造成障碍,因为这些第三方根本不知道要使用什么标准进行设计且只能承受选择其中的一个。通常,这些接口的速度非常快,因此往往会推动封装设计朝着更昂贵的方向发展。

小芯片设计是一项相对新的技术,其中大部分知识由大型芯片开发商和制造商掌握。对于芯片设计人员来说,在未来的 ASIC 项目中使用小芯片具有很大潜力。

这种新的设计方法在一定程度上规避了越来越棘手的成本和开发时间瓶颈。然而,对于那些没有实力投资于生成和优化小芯片所需资源的公司来说,这条路并不行得通。

嵌入式处理器

通常,最能让设计人员随意使用的工具是标准嵌入式处理器并尽可能多地用软件进行设计,仅在必要时才诉诸硬件。这样,已定义好的标准和功能使标准硬件器件可跨多个市场使用,以积累所需的数量。

设计人员只能在软件中尽可能多地实现功能,并在必要时连接少量胶合逻辑和外围器件。在某些情况下,模型分区是跨多个内核完成的,以加快并行处理时间。GPU 是当前深度神经网络(DNN)训练的宠儿。这也带来了若干挑战。

首先,需要一个复杂的控制单元,而且经常有冗余内存访问,导致系统功耗上升。其次,由于这些处理器的通用性本质,基于特定DNN 算法的硬件优化难以见到。第三,对 ML 算法的升级和更改就变得难以实施,从而求更多的处理能力。综上,充其量,这是种不得已的折中;理想情况下,处理器和加速器应位于同一硅片。这样,可以快速优化系统性能。

使用 FPGA 进行硬件加速的成本和计算优势

将 ML 算法映射到硬件是个复杂过程,牵涉到数据准确性、吞吐量、延迟、功耗、硬件成本、灵活性和可扩展性之间的权衡和取舍。通过投入更多处理内核的方式解决问题,很快就会变得不切实际,特别是如果问题涉及成本和功耗。

在 FPGA 上实现硬件加速比使用嵌入式处理器要简单得多,这是由于硬件架构的根本差异。CPU和GPU只能实现数据并行,而FPGA(和ASIC)提供数据和流水线并行。

在 CPU 或 GPU 中,每个处理器根据单指令、多数据运行模型执行相同的任务,对不同的分布式数据执行相同任务,或者处理单元(PE)在每个时钟周期执行相同操作,同时对数据进行分区并并行分发给各PE。

在 FPGA(和 ASIC)中,指令集中的不同任务可以在每个时钟周期并发执行,从而流水线中的每个 PE 可以并行获取具有不同时间戳的数据。这为具有数据并发性和依赖性的 DNN 提供了快速的硬件加速。

为了更好地形象化表述这点,可以实际的托盘压印工厂作为示例。工厂通过切割、压印和贴标签来处理托盘。CPU 或 GPU 可能处理一大排托盘。然而,每一行在进行压印之前都会经历相同的切割操作。

压印一行后,下一个时钟周期将专门于对其标记。另一方面,FPGA 将能够同时处理多排托盘——当一排托盘被切割时、另一排被压印、另一排被标记,所有这些都在同一个时钟周期内实现。通过这种方式,可以充分利用 FPGA 流水线,使其本质上更高效。

DNN 计算和数据移动的优化技术可以在 FPGA 硬件上更好地实现。FPGA 允许设计人员处理适合特定应用的数据包大小,且可为应用精准匹配和调整通信协议和拓扑。

与 ASIC 相比,FPGA 还为 AI 提供了重要优势。无论制造商是否使用了更具成本效益的小芯片封装技术,一旦 ASIC 被制造出来,设计人员或多或少会被计算的数据类型以及由器件到其外围设备的数据流的性质所困扰。 

FPGA 提供了一个更通用的平台,它提供了 ASIC 的流水线并行能力,且没有基于特定应用的倾向性、电路固化和高成本等缺憾。FPGA 还受益于使用尖端电路设计、制造、晶圆加工和封装技术的最先进工艺带来的好处。越来越多的 FPGA 使用 FinFET 技术构建在 16nm或更精微的工艺节点1。

但是,最终用户可以或多或少地从这种先进工艺的成本负担中得到纾解。因为与模拟/混合信号 IC、布局、信号完整性、电源完整性和半导体封装工程师团队相比,获得 掌握VHDL技术的人才 不仅便宜得多,也要容易得多。

软 IP 核本身只是硬 IP 核成本的一小部分,比硬件过时相关的成本风险要小得多,因只要应用需求发生变化,I/O 接口也会随之变化。

FPGA 生态系统概览

到 2026 年,全球 FPGA 市场预计将超过 90 亿美元,其中大部分增长归功于数据中心和高性能计算应用。现代 FPGA 市场主要由计算频谱的两个极端来驱动:一端是高端、高耗电的 FPGA;另一端是低端、胶合逻辑 FPGA(图 2)。

在 1980 年代,FPGA 在具有晶体管-晶体管逻辑 (TTL) 的胶合逻辑中找到了自己的利基市场——用于快速设计和系统原型设计,将 IP 与通用 I/O 协议和通信接口“胶合”在一起。

近十年后,FPGA 变得越来越复杂,引入了大型 SRAM 模块、嵌入式数字信号处理 (DSP)模块中的乘法器-累加器、嵌入式处理器软核、I/O 和 SerDes 接口。

这为之前由 CPU、GPU 和 SoC 主导的市场带来了一定程度的设计灵活性,它能够通过可重新配置的平台生成软 IP。数据中心开始利用功能强大的高端 FPGA 来提升大规模数据系统的性能,用于加密、压缩、过滤和虚拟交换,作为从多核处理的一种转变。

这形成了性能和计算效率之间的平衡以及可重构性的额外巨大优势。深度学习网络正处于由新的层类型和不断变化的数据集驱动的不断升级的过程中。基于该原因,FPGA 被寄予厚望、用于推理的可编程加速器。

FGPA 已被证明是通过优化数据移动、修剪网络、降低算术精度和稀疏化(sparsification)来有效实现 DL 算法的强大工具。

在这个不断增长的AI应用生态系统中——更新的模型、优化技术和支持硬件加速——低端和高端 FPGA 之间的差距越来越明显。

自动航空机载和地面车辆、医疗保健、视觉识别、欺诈检测以及更多应用的机会将不可避免地需要完全相同的可重新配置平台,但要求采用更具成本效益、耗电更少的封装。

3.png

图 2:FPGA 及其潜在应用

使用可定制、经济高效的 FPGA 打破定制芯片的束缚

本文主旨是揭示研制定制芯片的成本和专业知识方面的困难。可以在市场上竞争并最终推动适合 AI 小芯片的价格点和硬件能力的芯片制造商,几乎组成了一个排他俱乐部。

大行其道的通用 CPU 和 GPU 解决方案非常适合某些 AI 应用,但在其它应用中存在固有限制,这进一步限制了开发人员可用的解决方案。而易灵思的 FPGA 就非常适合需要低功耗、低延迟、低成本、小尺寸和易于开发的 AI 应用。

使用易灵思量子计算结构的 FPGA 体积小、功耗低且高效。它们是按批量级别来定价,其中最低端型号起价不超过 10 美元,开发套件起价为 48 美元(图 3)。这些是预定义的标准产品,并且通过易灵思平台进行了硬件加速、需要零 NRE,从而将上市时间缩短数年并可节省数百万美元的开发成本。

这些新的经济方面的好处,重启了曾因芯片开发成本而被窒息的可能性。它们的可重新编程特性确保了快速调试、降低了程序风险,且使最终的设计在现场部署之前(及之后)保有灵活性。

设计人员可“免费”创新,可在每个产品的基础上实现自定义功能,在标准芯片平台中通过创新功能、区分产品 SKU。这之所以成为可能,是因为易灵思量子结构的突破性效率将高性能注入了主流市场。

4.png

图 3:[一种比较其它流行 FPGA方案、关键 FPGA 参数(例如,LE 数量、大小、成本、外设数量等)的可能对比]

钛金系列的规格概览(图 4)呈现了高密度计算架构与 DSP 模块、高速 I/O 和收发器接口的集成,以满足从低功耗小尺寸的边缘应用到高性能工业自动化和嵌入式视觉应用的广泛需求。

这种 LE的密度与尺寸比形成了 FPGA 应用的新视野。易灵思的设计足够小、功能足够强大,既可以替代传统的低端 FPGA(这些 FPGA 太小而无法容纳完整的设计、因此用作桥接器件);又可以取代将小型 FPGA胶合在一起的完全定制芯片。

5.png

图 4:钛金FPGA规范

易灵思 量子结构中的动态硬件和软件分区

易灵思 FPGA 设计流程还采用了现在熟悉的开发方法,即在系统设计时最大程度地使用软件,仅在需要提高性能的地方诉诸硬件。开源和软件定义的 RISC-V 处理器可以在 FPGA 内免费实例化。

它仿佛为设计人员提供了加速器的“插座”,把部分 C/C++ 代码通过插入些小块的硬件来加速执行。并且可以在同一个可配置结构中实现动态硬件和软件分区,以实现最佳性能和效率、加快上市时间并降低开发成本。

RISC-V 指令集架构从它在加州大学伯克利分校低调的滥觞至今,已经有了巨大发展。作为 RISC-V 计划的直接结果,现在已有一组丰富的开源软核。

因此,它已成为全域 AI 供应商(从商业科技巨头到美国军方)越来越受欢迎的芯片架构,与流行的 Arm 和 x86 架构竞争2。

与许多开源软件/硬件平台一样,该新兴的 RISC-V 生态系统通过更高效、更安全的设计促进了更多协作。此举降低了设计人员进入市场的障碍,能够实例化最接近特定应用需求的 RISC-V 实现并相应地对其进行配置。

设计人员可以在处理器上开发 C 代码,当运行不可避免地变得太慢时,可以轻松地逐步将任何瓶颈迁移到 FPGA 中实现,直到满足所需的系统性能。

如果没有 FPGA 平台,这种直接的硬件加速很难实现——即使在现场部署设备后,用户仍然可以使用该功能。

结论

在更精微的芯片工艺的实现成本变得非线性飙升的情况下,持续的芯片工艺迭代变得越来越难以证明其合理性。然而,加大的集成度增加了封装的复杂性和成本。这种复杂性的增加会导致设计时间延长、费用增加。

由于这些因素,从 IC 的批量生产中获得利润在下降。首先,竞争的加剧为消费者提供了更多选择,从而减少了每款产品的出货量。竞争的加剧还缩短了产品的使用寿命和供货周期。

新的计算密集型节点和技术必须越来越敏捷,不仅要支持不断变化的市场需求,还要跟上深度学习模型的升级。对于很多复杂度适中的人工智能应用,由于缺乏合适的 FPGA,导致设计人员只能依赖定制小芯片或嵌入式处理器进行硬件加速。 

易灵思 肇始的新 FPGA 经济视野,使设计人员能够在一个将为社会带来革命性利益的领域中更灵活地进行创新。这可以说是千载难逢的量子剧变,为产品设计的可能性提供了这样一个拐点——远离定制芯片的死胡同,进入任运挥洒的定制FPGA 的新篇章。

来源:易灵思官微

围观 94
评论 0
路径: /content/2021/100555296.html
链接: 视图
角色: editor
winniewei的头像
winniewei

2021年天翼智能生态博览会期间,展锐基于中国电信的5G SA网络,在天翼1号2021手机上完成了5G网络切片端到端业务验证,成功验证了云监控、云桌面、云手机、天翼超高清、小翼管家、云游戏等业务,这标志着天翼1号2021已具备网络切片能力。

演示采用的切片目标方案由展锐和中国电信研究院联合研发,方案基于展锐调制解调器中心化(Modem-Centric)架构设计,中国电信研究院研发了终端切片中间件SDK,天翼1号终端适配开发,成功实现了应用程序未作任何修改的前提下顺利接入5G切片网络。本次业务验证意味着应用程序可方便快捷的订购、使用5G网络切片服务,是终端网络切片走向成熟商用的重要里程碑。

网络切片技术让5G网络实现了定制化裁剪以及灵活的网元组网,为云网边端协同提供了最优化的资源分配方案。网络运营商可根据用户不同需求,提供优享、尊享等多样化的服务模式。本次业务验证了不同服务模式下切片的速率对比,从流畅度、画质、时延等多维度、全方位呈现了5G切片技术在保障高速率、低时延等5G典型业务时的优异表现。

5G网络切片是5G技术赋能千行百业的核心技术。截至目前,展锐5G网络切片方案完成了与国内三大运营商,以及IMT-2020(5G)推进组组织的5G网络切片技术试验与验证,充分验证了展锐5G网络切片方案的优势和5G芯片的互操作性,为5G网络切片的大规模商用奠定了基础。

围观 42
评论 0
路径: /content/2021/100555295.html
链接: 视图
角色: editor