

┃ 直播详情 ┃
如果有一天,一颗处理器的诞生,不再需要上百名工程师、数年周期,你会相信吗?
这一次,我们准备把这件事,变成现实。
在本场直播中,分享嘉宾将首次公开一个全新计划——用 AI,全自动生成一颗 RISC-V 处理器。
过去十年,芯片设计复杂度指数级攀升,但方法论却几乎停滞:一颗中等规模SoC,从架构定义到流片,动辄一两年、上百人协同。问题不是工程师不够努力,而是工具与范式,已经跟不上复杂度的爆炸。而我们判断——芯片设计,将成为下一个被 AI 彻底重构的行业。
为什么是 RISC-V?因为它足够“开放”、足够“模块化”、生态足够“可组合”,天然就是 AI 进行生成式设计的最佳试验场。
这不是一个概念验证(PoC),而是一套完整的方法论升级:从架构设计 → RTL生成 → 验证 → 软件适配 → 文档生成,AI 将首次尝试端到端接管芯片研发全流程,构建真正的闭环。
目标也很直接——让一个小团队,通过一套全新的 Skill 体系,在数周内,交付一颗具备流片能力的 RISC-V SoC。
这场直播,你将看到的不是“未来想象”,而是一条已经启动的路线图:
· AI 如何参与架构设计决策?
· 自动生成的 RTL,如何保证可验证性与可收敛?
· 软件与硬件,如何同步演进而非割裂?
· 小团队,如何撬动传统百人级项目?
如果你在做芯片、做工具链、做EDA,或者在思考产业的下一步——这场直播,可能会改变你对“芯片是如何诞生的”这一问题的答案。
4月28日晚19点,我们特别邀请到博瑞晶芯UT验证负责人穆洋做客贸泽电子芯英雄联盟直播间,与大家展开深入讨论!
→ 现在报名,一起见证:当AI开始设计芯片,行业会发生什么。

直播时间:2026年4月28日 19:00~20:30
直播主题:AI Agent真实流片案例分享
▶ 本期看点
① 4个月 →2天:AI如何重构 UT 流程
② 流片级模块全流程 AI闭环实录
③ 三个 Skill 如何分工协作直达 Sign-off
④ 新计划首发:AI全自动 RISC-V
▶ 嘉宾介绍

分享嘉宾:穆洋
现任博瑞晶芯UT验证负责人。拥有13年前端验证经验、6年以上处理器与SoC验证经验,专注于ARM和RISC-V架构及高性能处理器验证。
主导ARM V9系列及香山RISC-V系列CPU核心验证项目,覆盖CPU核心完整功能验证路径,具备验证架构规划、自动化平台建设与团队带领经验。
参与6款千万级量产芯片验证。

主持人————张国斌
电子创新网创始人兼CEO ,
西安电子科技大学电子工程专业毕业,半导体领域知名KOL。
有多年的半导体媒体内容与运营经验,撰写过大量产业分析文章。(微信号:18676786761)
▶ 直播福利
1、预报名奖:20元京东E卡(10名)
通过小鹅通平台填写预约信息,我们将在所有预报名的用户中随机抽取10名,送出价值20元的京东E卡。
2、优秀提问奖:30元京东E卡(5名)
直播期间,在小鹅通平台评论区参与提问,随机抽取5名提问用户,送出价值30元的京东E卡。
注意事项
请预约直播的用户填写正确的邮箱,我们将通过邮件的方式联系获奖者。如因用户信息填写不全无法发放奖励的,自动取消获奖资格,随机抽取其他人员。直播福利的最终解释权归属电子创新网所有。
扫描以下二维码进行预约报名吧!

欢迎扫码加入直播交流群,和同行进行深入沟通交流!
