Arteris 扩展 Ncore 缓存一致性互连 IP 以加速尖端电子设计
高效:专为最大限度地提高工程设计效率和加快产品上市时间而设计,用于连接基于 Arm 和 RISC-V 设计的半导体 IP 模块和子系统,加速成果转化。
高效:专为最大限度地提高工程设计效率和加快产品上市时间而设计,用于连接基于 Arm 和 RISC-V 设计的半导体 IP 模块和子系统,加速成果转化。
Arteris履行之前宣布的与Arm的合作,为基于Armv9和CHI-E的设计提供基于仿真的验证系统,加快汽车电子创新。
Arteris系统IP促进了汽车系统中功能安全解决方案的无缝集成。
Arteris和Semidynamics合作,增强了RISC-V处理器IP对于系统IP的灵活性和高度可配置的互操作性。
2023年9月18日,由传智驿芯科技和Arteris联合举办的技术研讨会——“利用创新NoC技术驾驭复杂的片上系统(SoC)设计”在深圳成功举办。
凭借经过验证的性能、低功耗和安全性,片上网络互连IP用于开发各种汽车系统芯片。