RISC-V

RISC-V是一种基于精简指令集计算机(RISC)架构的开源指令集架构(ISA)。与其他商业架构(如ARM或x86)不同,RISC-V是由加州大学伯克利分校的学术界和行业合作伙伴开发的,它是一种开放、免费的指令集架构,具有可扩展性和灵活性。

RISC-V的设计目标是提供一种简洁、灵活且可扩展的架构,使其能够适应各种不同的应用场景,从微控制器到超级计算机等。RISC-V架构采用了模块化设计的理念,定义了基本的指令集,并允许用户根据自己的需求添加自定义指令集扩展(ISA扩展),从而实现对特定应用的优化。

由于其开放的特性,RISC-V架构在学术界和工业界都受到了广泛的关注和采用。它已经成为了各种不同领域的研究和开发的重要工具,如嵌入式系统、物联网、人工智能、边缘计算等。很多公司和组织都开始采用RISC-V架构设计自己的处理器芯片或者开发板,以满足不同领域的需求。

总的来说,RISC-V作为一种开放、免费的指令集架构,具有可扩展性、灵活性和通用性,已经成为了计算机体系结构领域的重要创新,并在全球范围内得到了广泛的应用和推广。

Microchip在RISC-V峰会上展示基于RISC-V的FPGA和空间计算解决方案

领先的PolarFire®器件可提供两倍能效、军用级安全和最高可靠性,PolarFire 2 FPGA路线图将进一步扩大其领先优势

对标ARM A76,赛昉科技将RISC-V拓展到Mini-pc市场

近年来,在产业的共同努力下,RISC-V产业日益成熟,在11月30日第二届滴水湖RISC-V论坛上,上海赛昉科技有限公司资深产品总监赵晶发布了面向电脑主机、笔记本和平板电脑等主流PC市场昉·惊鸿8100处理器,RISC-V应用再次拓展。

较早拥抱RISC-V,时擎科技发力DSA赢得大客户

随着应用多样化,处理器架构也在不断演进,2017年三月,图灵奖获得者David Patterson和John Hennessy在其“体系结构的黄金年代”主题演讲中,提出了DSA架构。

【原创】“却疑身在旧山中,一马春风过万城!”RISC-V发展出人意料!

公元1063年,北宋著名的文学家王安石出使辽国,这年四月,一代仁君宋仁宗驾崩。王安石的使命,是将仁宗生前用过的遗物,赠给辽国皇帝。

IAR Systems 与嘉楠科技达成合作,支持RISC-V内核高精度AI芯片

最新版IAR Embedded Workbench for RISC-V支持K510芯片,简化下一代图像处理器开发

2022玄铁杯RISC-V应用创新大赛结果揭晓,碳中和项目摘得头奖

11月23日,经过7个月的激烈角逐,2022玄铁杯RISC-V应用创新大赛揭晓获奖名单。基于阿里平头哥玄铁C906的开发板,一批RISC-V创意项目涌现,落地碳中和、智能家居、智慧工厂等场景,最终冠军由华东师范大学“萌新队”获得。

全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense™扩展

IAR Embedded Workbench for RISC-V 3.11 版支持 AndeStar™ V5 RISC-V 处理器的 Andes CoDense™ 扩展,以帮助嵌入式开发人员缩减代码尺寸、提高应用性能

晶心科技宣布推出N25F-SE处理器全球第一个全面符合ISO 26262标准的RISC-V CPU IP

强化安全功能的N25F-SE透过开发流程及安全设计可减轻系统性失效和随机硬件失效的发生

Codasip为SiliconArts的光线追踪GPU提供定制化的RISC-V处理解决方案

SiliconArts在其光线追踪GPU中使用Codasip 7系列内核IP和Codasip Studio工具

IAR Systems RISC-V 功能安全版开发工具支持最新的 SiFive 汽车解决方案

IAR Embedded Workbench for RISC-V 为SiFive 最近推出的汽车 E6-A 和 S7-A 产品提供全面支持