RISC-V

RISC-V是一种基于精简指令集计算机(RISC)架构的开源指令集架构(ISA)。与其他商业架构(如ARM或x86)不同,RISC-V是由加州大学伯克利分校的学术界和行业合作伙伴开发的,它是一种开放、免费的指令集架构,具有可扩展性和灵活性。

RISC-V的设计目标是提供一种简洁、灵活且可扩展的架构,使其能够适应各种不同的应用场景,从微控制器到超级计算机等。RISC-V架构采用了模块化设计的理念,定义了基本的指令集,并允许用户根据自己的需求添加自定义指令集扩展(ISA扩展),从而实现对特定应用的优化。

由于其开放的特性,RISC-V架构在学术界和工业界都受到了广泛的关注和采用。它已经成为了各种不同领域的研究和开发的重要工具,如嵌入式系统、物联网、人工智能、边缘计算等。很多公司和组织都开始采用RISC-V架构设计自己的处理器芯片或者开发板,以满足不同领域的需求。

总的来说,RISC-V作为一种开放、免费的指令集架构,具有可扩展性、灵活性和通用性,已经成为了计算机体系结构领域的重要创新,并在全球范围内得到了广泛的应用和推广。

【原创】炸场!十款RISC-V处理器集中发布!约吗?

RISC-V在中国的发展可以用超乎想象来形容!

大事件!Imagination杀入RISC-V领域!

Imagination Catapult系列CPU产品采用RISC-V指令集架构(ISA),专为异构计算解决方案设计打造

IAR Systems和Codasip强强联手实现基于RISC-V的低功耗应用

IAR Systems专业的开发工具IAR Embedded Workbench for RISC-V现已能够支持Codasip的低功耗嵌入式处理器

Codasip采用Imperas技术来强化其RISC-V处理器验证优势

该合作支持双方去实现提供业内质量最佳RISC-V的共同愿景

新思科技促进NSITEXE RISC-V并行处理器IP通过严格功能安全认证

新思科技近日宣布,新思科技的Z01X™故障仿真解决方案成功协助RISC-V处理器IP供应商NSITEXE实现DR1000C并行处理器IP提前两个月通过ISO 26262汽车安全完整性等级 (ASIC) D级认证,进一步巩固了新思科技在功能安全验证方面的领先地位。

耐能智能边缘运算芯片KL530进入量产 晶心RISC-V D25F处理器协助提升算力 共同实践“AI 无处不在”的愿景

2021年11月4日,边缘运算(Edge AI)解决方案领导厂商耐能智慧(Kneron)与32/64位RISC-V嵌入式处理器核领导供货商晶心科技,今日共同宣布耐能智慧下世代AI智能边缘运算芯片KL530已正式量产。

中国移动发布首款RISC-V架构MCU芯片:最高频率144MHz

11月1日,以“数即万物 智算未来”为主题的2021年中国移动全球合作伙伴大会期间,作为中国移动旗下专业芯片子公司,中移芯昇(芯昇科技有限公司)发布了首款基于RISC-V架构内核的MCU微控制器芯片“CM32M4xxR”。

Codasip创始人马克仁(KAREL MASAŘÍK)当选为RISC-V技术指导委员会委员

领先的定制化RISC-V处理器半导体知识产权(IP)核供应商Codasip日前宣布:负责Codasip核心技术开发的公司创始人Karel Masařík(马克仁)博士已被RISC-V国际战略成员推选为RISC-V技术指导委员会(TSC)委员。

AndesBoardFarm提供SoC工程师透过远程在线FPGA开发板探索RISC-V处理器

32及64位高效能、低功耗RISC-V处理器核心领导供货商、RISC-V国际协会(RISC-V International)创始首席会员晶心科技,宣布推出「AndesBoardFarm」,一个可以提供SoC设计人员从自己的计算机远程取得晶心FPGA开发板及管理软件的系列工具,让他们能立即体验开发AndesCore® RISC-V处理器。

阿里开源玄铁RISC-V系列处理器,推动RISC-V架构走向成熟

10月19日,2021云栖大会现场,阿里云智能总裁张建锋宣布,平头哥开源玄铁RISC-V系列处理器,并开放系列工具及系统软件。这是系列处理器与基础软件的全球首次全栈开源,将推动RISC-V架构走向成熟,帮助RISC-V软硬件技术加速融合发展,推动创新落地。