智原强化物联网ASIC推出Soteria!安全IP子系统解决方案
ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日发表Soteria!™安全子系统。
长期伙伴协议在大中华区实现联合商业合作
可测性设计(DFT)本质上是设计过程中的一个步骤,在这个过程中测试功能会被添加到硬件里。虽然这些功能对性能提升来说不是必须的,但作为测试制造过程的关键一步,它们确保了芯片在产品中能够正常运行。
发掘IP模块封装器的全新用途,创建可互换的标准化模块
创建定制ASIC(专用集成电路)的一个重要阶段是验证定制ASIC是否以可能达到的最佳方式完成其任务。一般可通过合成并运行RTL来验证,判断ASIC的运行情况是否符合最初设定的性能规范。经过调整设计后,其性能会随着每次RTL运行有所提升,但每个迭代周期都需要数周才能产生影响。
提前为片上系统建模至关重要。这不仅是为了避免设计成本过高或性能不足的问题,更是为了进行硬件模拟,以便在系统上运行具有代表性的终端用户应用程序。详细的架构建模有助于合理预估性能、功率、内存资源、片上网络所需配置、裸片指导尺寸和可能花费的成本。
智原科技宣布成功递交5G NR毫米波ASIC项目成果,采用于小型基地台基频/中频及远程射频模块(RRU)。藉由其成功案例,智原展示绝佳的整合服务能力及高速接口IP解决方案,用来满足5G网络芯片复杂设计的需求。
在英特尔FPGA技术大会上,英特尔发布了全新可定制解决方案英特尔® eASIC N5X,帮助加速5G、人工智能、云端与边缘工作负载的应用性能。该可定制解决方案搭载了英特尔® FPGA兼容的硬件处理器系统,是首个结构化eASIC产品系列。