跳转到主要内容
Toggle navigation
快讯
技术
新品
方案
博客
视频
直播
访谈
活动
登录
注册
控制器
AOS推出超低功耗AMD SVI3多相控制器,专为显卡和台式机系统打造
双输出 8 相控制器搭配AOS DrMOS功率级模块,为 AMD AM5 台式机系统和 Navi44/48显卡平台提供完整的电源管理解决方案。
亚信电子推出新一代PCIe转多I/O(4S,2S+1P,2S+SPI,LB)控制器
亚信电子推出最新一代的「AX99100A PCIe转多I/O(4S,2S+1P,2S+SPI,LB)控制器」,提供一款高性价比的PCIe转多串并口I/O桥接芯片解决方案。透过PCI Express接口,客户能够轻松支援多个串口、并口、SPI或本地总线等接口,以满足工业、医疗和嵌入式系统产品对I/O接口桥接的市场需求。
智能存储阵列卡教程:基于控制器加密的maxCrypto™入门
本视频将介绍如何在SmartRAID 3162控制器上使用maxCrypto™加密功能,以实现智能存储。
冰箱压缩机设计利用数字信号控制器(DSC)实现高能效等级
冰箱及其他厨房电器对能源的要求较高,因此给离网型能源系统带来了巨大挑战。如今,经过改进的冰箱压缩机由无刷直流电动机或永磁同步电动机(PMSM)驱动,可满足相当高的能效等级。这种高能效可通过在无刷电机中使用基于逆变器的变速驱动器来实现。 老一代冰箱使用的是单相感应电机,这种电机无法自启动。一般可通过添加辅助绕组或罩极来解决这种问题。但是,由于没有其他用途,这两种方法在电机启动后都会浪费能量。ACIM电机面临的另一个挑战是,在达到目标转速之前,转矩输出都非常低。 相比之下,基于PMSM的压缩机非常高效,运行时也要安静得多。如有需要,这些压缩机还可以在启动和低速运行时提供更大的转矩。因此,PMSM或内部永磁电机正逐渐成为新冰箱的首选解决方案。
Microchip推出全球首个通过家电市场安全认证的电容式触摸屏控制器系列
为了降低厨房火灾和洗衣房水灾的风险,欧洲IEC 60730和美国UL 60730 B级规范要求在家用电器(如烤箱、炉灶、洗衣机和干衣机)上安装安全装置。Microchip Technology Inc.(美国微芯科技公司)今日宣布推出MaxTouch® MXT336UD-MAUHA1电容式触摸屏控制器系列,帮助设计人员满足触摸屏设备的功能安全要求。
驾驭双电池汽车系统,试试这两款ADI控制器
在节能减排等需求的推动下,电动汽车近年来得到了前所未有的关注度,这种在数年前还颇显「另类」的产品,如今已是遍地开花,电池及其控制技术也随着越来越严格的排放法规而不断发展。与此同时,数字化、智能化的浪潮也已经开始席卷汽车工业,自主驾驶、汽车互联等技术得到了长足进步,连接到汽车电气系统的应用也在持续增加,产生了更高的电力需求,毕竟诸如雷达、LiDAR、传感器、摄像头和计算机等组件都需要供电。不仅如此,诸如油泵、水泵、动力转向系统、传动系统组件等,都将逐渐从机械驱动转换为电力驱动。这些加在一起,使得传统的12V汽车电气系统越来越难以适应当下的现状,改变已经势在必行。
视频:从8位单片机移植到16位单片机和数字信号控制器的一些注意事项
本视频将讨论在Microchip 8位和16位单片机及数字信号控制器产品组合之间进行移植时的一些关键注意事项。
资料下载:Wi-Fi®链接控制器 Linux®用户指南
本用户指南介绍如何在 ATWILC1000 SD 卡或 ATWILC3000 Shield 板(安装在运行 Linux®内核 4.9 的 SAMA5D4 Xplained Ultra 上)上运行 Wi-Fi......
视频:Microchip Technology dsPIC33CH双核数字信号控制器
Microchip Technology dsPIC33CH双核数字信号控制器在单个芯片中设有两个dsPIC DSC内核。dsPIC33CH控制器的一个内核设计用作主器件,而另一个内核则设计用作从器件。从内核用于执行专用、时间关键型控制代码,而主内核则用于运行用户界面、系统监测和通信功能以及最终应用的定制。 dsPIC33CH器件优化用于高性能数字电源、电机控制以及其他需要复杂算法的高端嵌入式应用。其中包括无线电源、服务器电源、无人机和汽车传感器等应用。例如,在数字电源中,从内核负责管理数学密集型算法,而主内核则独立管理PMBus™协议栈并提供系统监控功能,从而提高整体系统性能和响应能力。因为在单个器件中分配两个DSC内核的总体工作负载,所以可通过更高的开关频率实现更高的功率密度,从而实现更小的元件。
【资料下载】如何使用Cortex®-M 高速缓存控制器实现确定性代码性能?
在基于单片机的嵌入式应用中,软件存储在非易失性存储器(通常是闪存)中并从中运行。闪存虽然为存储和执行代码提供了一种有效的介质,但从闪存中执行时,许多因素会限制确定性代码性能。影响确定性代码行为的一个重要因素是系统总线矩阵的复杂性。从 SRAM 中运行代码时,由于与闪存相同的原因,也会出现确定性代码性能问题。 非确定性代码性能主要是由于代码从存储器传播到 CPU 的时间不同造成的,而传播时间的不同与连接存储器和 CPU 的系统总线矩阵有关。如果系统中存在多个实体需要访问系统总线,非确定性代码性能问题将会更加明显。 在实时应用中,某些情况下会有一些小的、关键的代码片段要求限时执行。不建议从闪存或 SRAM 中运行这类代码,因为系统总线仲裁可能会导致达不到预期的确定性时序,也就是说,从闪存或 SRAM 中提取代码时出现了高速缓存未命中情况。
1
2
3
next
last